Miércoles 14 de Marzo

Tamaño: px
Comenzar la demostración a partir de la página:

Download "Miércoles 14 de Marzo"

Transcripción

1 Miércoles 14 de Marzo 10:00 am - 11:30 am Conferencia 1 Giselle Roessens "The Seventh Framework Program: R+D in Europe" sesion 1a 11:30am - 11:55am 11:55am - 12:20pm 12:20pm - 12:45pm 02:00pm - 02:25pm 02:25pm - 02:50pm 02:50pm - 02:55pm 02:55pm - 03:00pm Modelagem Funcional e Com Precisão de Ciclos do Processador NIOS 2 Guilherme Quentel Melo A TLM-Based Network-On-CHIP Performance Evaluation Framework Johanna Sepúlveda Design and Performance Evaluation of a Cache Consistent NOC-Based MP-SOC Gustavo Girão Performance Evaluation In Communication Design Exploration for SOC Design S. Eslava ToPSeC - Um processador com suporte a mudança de topologia e primirivas de segurança Bruno Moreira Cestari Embedded Parallel Software Framework For On-Chip Distributed Parallel Computing Jaume Joven Murillo Implementación de un Formato Eficiente Para Compresión de Imágenes y Video Mediante la Transformada Wavelet En FPGA Gonzalo Cucho Padín sesion 1b 11:30am - 11:55am 11:55am - 12:20pm 02:30pm - 02:35pm 02:35pm - 02:40pm Fácil Estimación de la No-Linealidad Integral de un Convertidor A/D Usando Técnicas Espectrales E. J. Peralías Design of a 10-Bit 200MS/S Current-Steering DAC in 0.13um CMOS Tecnology J.F. Fernández-Bootello A Low-Complexity Data Weighted Averaging (DWA) Algorithm Implementation Ramón López-Holloway DA Converter Based on a Charge Pump Concept Pablo Petrashin sesion 1c 11:30am - 11:55am 11:55am - 12:20pm An RF-CMOS LNA and MIXER MERGED DESIGN STRATEGY Armando Ayala Pabón Diseño de un "Upconversion Mixer" de Bajo Consumo en Tecnología CMOS Linder Reyes

2 12:20pm - 12:45pm Sistema Remoto de Adquisición para el Control del Ruido Ambiental con FPGA Y FPAAA. Castillo Atoche 02:30pm - 02:35pm Diseño de un Sensor de Plantas Óptico para la medición del NDVI empleando un FPGA Jorge Guerrero 02:35pm - 02:40pm Equipo de Lectura Para TAGS De RFID en La Trazabilidad Pesquera Alfredo Arnaud 03:00pm - 03:25pm 03:25pm - 03:50pm 03:50pm - 04:15pm 04:15pm - 04:20pm sesion 2 sesion 2a Minimal-Time System Design Strategy Prediction By LYAPUNOV Function Analysis Alexander Zemliak Implementación en Hardware de La Transformada Wavelet usando FPGA Fredy H. Riascos-Campiño Synthesis Concurrent Asynchronous State Machines Using Extended Multi-Burst Graph Specification Duarte Lopes de Oliveira Improvement of TINYOS Implementation For Small Memory FPGA System Ieryung Park sesion 2b 03:00pm - 03:25pm Diseño de un GENE Digital en FPGA y Matlab con Aplicaciones en Robótica Móvil J. Prieto 03:25pm - 03:50pm Desarrollo de un Sistema Electrónico para Medir Ambulatoriamente Presiones en la Planta del Pie Insensible Jorge Torres 03:50pm - 04:15pm Diseño de Aceleradores para el Alineamiento global de secuencias de ADN Martín A. Lozano 04:15pm - 04:20pm 04:20pm - 04:25pm 04:25pm - 04:30pm A Low Cost Interferential Current Stimulator for Physical Therapy A. Collí-Menchi Asistente Laparoscopico Robotico Lorias E. D Diseño e Implementación de un Instrumento de Medición Multifrecuencial de Impedancia Eléctrica de Tejidos Biológicos Manuel Paredes-Castro

3 sesion 2c 03:00pm - 03:25pm Structural And Electrical Behavior Of Integrated Diaphragm Micro- Pressure-Sensor Based On Mosfet TransistorB. S. Soto Cruz 03:25pm - 03:50pm Chave Mems Capacitiva De Baixo Coeficiente De Reflexão Silvio E. Barbin 03:50pm - 04:15pm Non-Conventional Biomems for Biosamples Manipulation Alexandro Castellanos 04:15pm - 04:20pm 04:20pm - 04:25pm Efeito do Recozimento Térmico Sobre as Propriedades Físicas de Filmes de SIC obtidos por PECVD M. A. Fraga Metodologia Para o Posicionamento de Piezoresistores em Acelerômetros Tipo Ponte usando FEA L.L. Koberstein Sesion 3 sesion 3a 05:15pm - 05:40pm Desenvolvimento Arquitetural para a Compensação de Movimento do Padrão H.264/AVC Fabiane Rediess 05:40pm - 06:05pm Arquitectura Híbrida FPGA/DSP para el Seguimiento de Objetos en Tiempo Real Jaime Alberto Parra Plaza 06:05pm - 06:30pm PREDITOR DE VETORES DE MOVIMENTO PARA O PADRÃO H.264/AVC PERRFIL MAIN Bruno Zatt 06:30pm - 06:35pm Sistema Flexible de Multiprocesadores Orientado a Tratamiento de Imágenes Mario Andrés Raffo Jara 06:35pm - 06:40pm Estudio y Análisis de tres formas de Implementación de la Transformada Discreta de Wavelet Sobre Un FPGA Joel Muñoz Quispe 06:40pm - 06:45pm Procesador Paralelo de FFT Implementado en FPGA Pablo Sonna 05:15pm - 05:40pm sesion 3b Diseño de OTAs de bajo GM y su aplicacion en baja frecuencia y microconsumo Renato Campana Valderrama

4 05:40pm - 06:05pm On the Use of Genetic Algorithms in Generating Input Pairs that Cause the Maximum Power Consumption in CMOS Combinational Circuits Alberto Palacios Pawlovsky 06:05pm - 06:10pm 06:10pm - 06:15pm Diseño de un Preamplificador MOS orientado a la Adquisición de Señales NeuronalesHeiner Alarcón Cubas Low-Power Controller For Sensor Networks Hosoon Shin 05:15pm - 05:40pm 05:40pm - 06:05pm 06:05pm - 06:10pm sesion 3c Internal Structure Optimization of a DAR IMPATT Diode for High Frequency Band Alexander Zemliak Design Models Based on Experimental Data for VCOs Including Temperature Effects E. Montoya-Suárez Lazos Enganchados Héctor Trujillo Alvarado Jueves 15 de Marzo 08:30 am - 10:00 am Conferencia 2 Santiago Sanchez Circuitos y sistemas usando lógica difusa. sesion 4 sesion 4a 10:30 am - 10:55 am SSDR Firewall Reconfigurável: Arquitetura E Desempenho Em FPGA Fábio Dacêncio Pereira 10:55 am - 11:20 am Soft-hardware Logic Circuit Design for a Four Bits Input Using MOS Floating-Gate Devices A. Medina-Santiago 11:20 am - 11:45 am A High-Level Based Framework Approach For Designing Reconfigurable Systems Remy Eskinaz 11:45 am - 12:10 pm Síntese e Integração de um Agregado Reconfigurável Aplicado a um Algoritmo Genético Distribuído Alexandra Aguiar 12:10 am - 12:35 pm Reconfiguración Remota de FPGAs Para Dispositivos Móviles Juan Diego Echeverri Escobar

5 sesion 4b 10:30 am - 10:55 am Codificador CMOS Orientado al Reconocimiento de Patrones con Independencia de Escala Julio César Saldaña Pumarica 10:55 am - 11:20 am Implementación de un circuito para compresión de imágenes aplicando lógica difusa Angel Barriga 11:20 am - 11:45 am Aplicación de Técnicas de Interpolación Basadas en Lógica Difusa al Procesado de Imágenes de VideoP. Brox, I. Baturone 11:45 am - 11:55 am Diseño e Implementación de un Filtro Digital Pasa Baja para el Laboratorio de Comunicaciones del ITSA C. Heiner 11:55 am - 12:05 pm Un Simulador de Construcción de Circuitos Digitales con Escenarios Virtuales y Tutoriales Interactivos Arturo Miguel de Priego Paz Soldán sesion 4c 10:30 am - 10:55 am Uso de Códigos de Decodificación Iterativa para Mejorar la transmisión de Mensajes Cifrados Con AES Leonardo Arnone 10:55 am - 11:20 am Implementación en FPGA de un Multiplicador por Dígitos sobre Campos Finitos GF(2^m) Víctor Carlos Tejeda-Calderón 11:20 am - 11:45 am 11:45 am - 12:10 pm Implementación de un Multiplicador Paralelo a Nivel de Digito sobre GF(2^163) Usando Bases Normales Gaussianas Paulo Realpe Muñoz Design of Polynomial Basis Multipliers Over GF(2^233) Vladimir Trujillo-Olaya sesion 5 sesion 5a Diseño e Implementación de una Unidad de Funciones Matemáticas José Alberto Díaz García Diseño e Implementación de un Microprocesador con Arquitectura Segmentada en FPGA José Alberto Díaz García 02:50 pm - 03:15 pm An FPGA Implementation of a Microprogrammable Controller to Perform Lossless Data Compression Based on Huffman Algorithm Tiago Maritan Ugulino de Araújo

6 03:15 pm - 03:40 pm Implementação e Validação De IP SOFT CORES para Interfaces Ethernet 10/100 E 1000 Mbps Sobre Dispositivos Reconfiguráveis Chris Tomás Horna 03:40 pm - 03:45 pm Interfase Ethernet Dedicada Implementada Sobre Cyclone II María Isabel Schiavon 03:45 pm - 03:50 pm Diseño de un Analizador Lógico en VHDL y su Implementación en un FPGA Spartan3 Michael Alejandro Diaz Illa sesion 5b Implementation of an Adaptive Ultra-Low Power Time Delay Measurement ASIC A. Chacón-Rodríguez Modeling and Estimating Leakage Current in Pass Transistor Logic Networks Paulo F. Butzen 02:50 pm - 03:15 pm 03:15 pm - 03:20 pm Synthesis of low Power Output Direct Synchronous Finite State Machines Duarte Lopes de Oliveira Preamplificador Integrado Para Señales de ENG Joel Gak sesion 5c Arquitectura RISC de Ancho de Palabra de Datos Parametrizable para Implementación sobre Tecnología FPGA Miguel A. Sagreras 03:15 pm - 03:20 pm 03:15 pm - 03:25 pm Implementación de la Transformada CEPSTRUM con Módulo FFT reconfigurable J. Arévalo Evaluating Guips for a Mobile Digital Companion (MDC) Mónica Ayde Vallejo Velásquez Desarrollo de un Modulador QPSK utilizando entorno Integrado de Trabajo Jorge R. Osio 03:25 pm - 03:30 pm Optimización de Código C, mediante subrutinas de Punto Flotante para el Diseño de Sistemas Embebidos Jorge R. Osio sesion 6 sesion 6a 04:30 pm - 04:55 pm Diseño de Módulos de Comunicación GPIB de Propósito Especial con Celdas Estándar Nicolás Mora Parra

7 04:55 pm - 05:20 pm 05:20 pm - 05:45 pm 05:45 pm - 05:50 pm 05:50 pm - 05:55 pm 05:55 pm - 06:00 pm 06:00 pm - 06:10 pm Visualizador De Mensajes De Una Red De Usuarios Mediante Arquitectura Maestro - Esclavo Iván Jaramillo ARQUITETURA COMPLETAMENTE PARALELA PARA O BLOCO DAS TRANSFORMADAS DIRETAS DO PADRÃO H.264/AVC DE COMPRESSÃO DE VÍDEO Roger Porto Implementation Of High Performance Intra Predictor In H.264 Jinwook Kim Self-Reparable Memories for Low Cost Error Detection and Correction Paola Vega-Castillo Diseño de la Unidad de Aritmética Racional Usando FPGASVladimir Mosquera-Cerquera Síntesis Lógica Automatizada para Esquemas de Temporización de Latches Alternantes D. Guerrero sesion 6b 04:30 pm - 04:55 pm 04:55 pm - 05:20 pm 05:20 pm - 05:45 pm 05:45 pm - 05:50 pm Design Strategy of Current Source in Current-Steering CMOS DaC Hugo Hernández Sintetizador de Frecuencia de Banda Dual Implementado en CMOS 0.35μm Fabián Leonardo Cabrera Riaño Filtro Banda Base de Orden 6 Integrado en Tecnología 0.35μm CMOS Erlin Rey Diseño de un Amplificador de Señales EEG con una Herramienta de Diseño Automático Basada en el Modelo BSIM3V3 Hector Villacorta Minaya sesion 6c 04:30 pm - 04:55 pm Estudio Algoritmos en Computación Paralela para Herramientas de Diseño Electrónico Walter Aróztegui 04:55 pm - 05:20 pm 05:20 pm - 05:45 pm 05:45 pm - 06:10 pm Generation of Analogue Behavioural Models in the Frequency-Domain for Linear Circuits Arturo Sarmiento-Reyes Analysis of Transistor Networks Generation Leomar S. da Rosa Junior Optimal Design of a Classical CMOS OTA-Miller using Numerical Methods And Spice Simulations Luis Nathán Pérez-Acosta

8 06:10 pm - 06:15 pm Redimensionamento Automático de Transistores Visando a Otimização do Consumo de Potência Wagner Altermann Viernes 16 de Marzo 08:30 am - 10:00 am Conferencia 3 Chuck Hawkinks Nanometer CMOS Technologies and Failure Modes 10:30 am - 11:30 am Conferencia 4 Luis Jaime Castillo "Los Secretos Mejor Guardados, Secreto y Misterios de las Tecnologias de las Sociedades Prehispanicas" sesion 7 sesion 7a 11:30 am - 11:55 am 11:55 am - 12:20 pm Design Of Digital Structures Tolerant To Local Intra-Die Process Variations Daniel Iparraguirre Cárdenas Evaluación del análisis de respuesta transitoria bajo condición de falla paramétrica José Peralta A Simple Procedure for High Performance VLSI Registers Design Duarte Lopes de Oliveira Avaliando o Impacto de Técnicas de Codificação de Dados Sobre o Consumo de Potência em Networks-On-Chip José C. S. Palma 02:50 pm - 02:55 pm 02:55 pm - 03:00 pm 03:00 pm - 03:05 pm 03:05 pm - 03:10 pm Configurable Platform for SOC Electromagnetic Immunity Measurement F. Vargas Embedded Signature Insertion Based on Profiling Deployed Software Technique Fabian Vargas Sistema para Caracterización de Circuitos Integrados Michel Grudzien Análisis de la Tolerancia al Ruido de Circuitos Dinámicos Digitales con el Escalamiento de la Tecnología F. Mendoza-Hernández 03:10 pm - 03:15 pm Redes de Distribución de Señal de Reloj para Sistemas SOC con Robustez a Fallas de Interconexiones Abiertas Mónico Linares Aranda

9 11:30 am - 11:55 am 11:55 am - 12:20 pm 12:20 pm - 12:25 pm 12:25 pm - 12:30 pm sesion 7b Initial High Level Cacti Estimates and Physical Design Implementation of Fast SRAM Caches Eduardo Conrad Júnior A Low Noise GM-C Chopper for ENG Signal Amplification Matías Miguez Sensor Integrado de Temperatura - Acondicionamiento de la Señal Analógica Eduardo D. Baez A High Swing Low Power CMOS Differential Voltage-Controlled Ring Oscillator Luciano Severino de Paula 11:30 am - 11:55 am 11:55 am - 12:20 pm sesion 7c Una Herramienta de Aprendizaje asistido por Computador para Laboratorios de Electrónica David Rojas Vigo Análisis de Estructuras de Sumadores Digitales para su Incorporación en Docencia1 Gashaw Sassaw Experiencias del Instituto Tecnológico de Soledad Atlántico ITSA en el uso y Enseñanza de la MicroelectrónicaJaime Juvinao Sistema para Prácticas de Laboratorio Remotas de Electrónica Digital con el 22V10 Enrique Valdés Zaldivar 02:50 pm - 03:15 pm Diseño de Modelos para Dispositivos Electrónicos Cero-Dimensionales para la Educación en Nanotecnología Miguel Ángel Rojas Tapias Leyenda: Charlas Ponencias Poster Demostraciones

Electrónica Digital II

Electrónica Digital II Electrónica Digital II M. C. Felipe Santiago Espinosa Aplicaciones de los FPLDs Octubre / 2014 Aplicaciones de los FPLDs Los primeros FPLDs se usaron para hacer partes de diseños que no correspondían a

Más detalles

SÍNTESIS DE SISTEMAS DE CONTROL DIFUSOS MEDIANTE HERRAMIENTAS DE DISEÑO DSP SOBRE FPGAS 1

SÍNTESIS DE SISTEMAS DE CONTROL DIFUSOS MEDIANTE HERRAMIENTAS DE DISEÑO DSP SOBRE FPGAS 1 SÍNTESIS DE SISTEMAS DE CONTROL DIFUSOS MEDIANTE HERRAMIENTAS DE DISEÑO DSP SOBRE FPGAS 1 S. Sánchez-Solano 1, M. Brox 2, A. Cabrera 3 1 Instituto de Microelectrónica de Sevilla (CNM-CSIC). Sevilla, España.

Más detalles

New Architecture for Multi-resolution Fractal Image and Video Compression

New Architecture for Multi-resolution Fractal Image and Video Compression New Architecture for Multi-resolution Fractal Image and Video Compression 1 Alejandro Martínez R., Mónico Linares A., Alejandro Díaz S., 2 Javier Vega P. 1 Instituto Nacional de Astrofísica Optica y Electrónica

Más detalles

TECNÓLOGO EN DESARROLLO DE SOFTWARE

TECNÓLOGO EN DESARROLLO DE SOFTWARE PERFIL DE EGRESO Diseña, codifica, desarrolla e implementa software a la medida, web y móvil, de manera segura bajo los estándares internacionales; Diseña, gestiona, administra y da mantenimiento a infraestructuras

Más detalles

TEMA 1 INTRODUCCION AL PROCESAMIENTO DIGITAL DE SEÑALES

TEMA 1 INTRODUCCION AL PROCESAMIENTO DIGITAL DE SEÑALES TEMA 1 INTRODUCCION AL PROCESAMIENTO DIGITAL DE SEÑALES CURSO 2010/2011 OBJETIVOS y BIBLIOGRAFIA El objetivo fundamental de este tema es proporcionar una visión panorámica del Procesamiento Digital de

Más detalles

[9] IMPLEMENTACIÓN DE FILTROS DIGITALES EN FPGA

[9] IMPLEMENTACIÓN DE FILTROS DIGITALES EN FPGA [9] IMPLEMENTACIÓN DE FILTROS DIGITALES EN FPGA Emiliano F. Alba Blanco Jaime Ruiz Instituto Superior Politécnico José A. Echeverría (ISPJAE) emiliano@electrica.cujae.edu.cu RESUMEN En este trabajo se

Más detalles

Análisis de un sistema Dual-Tone Multi-Frequency (DTMF)

Análisis de un sistema Dual-Tone Multi-Frequency (DTMF) Análisis de un sistema Dual-Tone Multi-Frequency (DTMF) Ignacio Acero, Andrés Arévalo, Santiago López Ingeniería Electrónica, Universidad Sergio Arboleda ignacio.acero@usa.edu.co andres.arevalo@correo.usa.edu.co

Más detalles

5. Metodologías de diseño de un ASIC

5. Metodologías de diseño de un ASIC 5. Metodologías de diseño de un ASIC 5.1. Introducción 5.2. Gate Arrays 5.3. Standard Cells 5.4. Seas of Gates 5.5. Dispositivos programables FPGAs Dispositivos programables El diseño de circuitos integrados

Más detalles

Una señal es una magnitud física de interés que habitualmente es una función del tiempo.

Una señal es una magnitud física de interés que habitualmente es una función del tiempo. 1.- Introducción al Procesado Digital de Señales. 1.1.- Introducción. Podemos decir que cuando realizamos cualquier proceso digital para modificar la representación digital de una señal estamos haciendo

Más detalles

Allegro Microsystems

Allegro Microsystems Allegro Microsystems Allegro Microsystems Líder en el desarrollo, fabricación y comercialización de circuitos integrados de alta performance que incluyen sensores de efecto Hall y circuitos de potencia.

Más detalles

III Congreso Internacional de TIC de las Universidades Tecnológicas y Politécnicas, Morelos 2014. 8,9 y 10 de octubre.

III Congreso Internacional de TIC de las Universidades Tecnológicas y Politécnicas, Morelos 2014. 8,9 y 10 de octubre. III Congreso Internacional de TIC de las Universidades Tecnológicas y Politécnicas, Morelos 2014. 8,9 y 10 de octubre. Miércoles 08 de octubre del 2014 08:00 Registro. 10:00 Inauguración. 11:00 Conferencia.

Más detalles

RESUMEN DESCRIPCIÓN PLAN DE ESTUDIOS DEL GRADO EN INGENIERÍA EN ELECTRÓNICA INDUSTRIAL Y AUTOMÁTICA

RESUMEN DESCRIPCIÓN PLAN DE ESTUDIOS DEL GRADO EN INGENIERÍA EN ELECTRÓNICA INDUSTRIAL Y AUTOMÁTICA RESUMEN SCRIPCIÓN PLAN ESTUDIOS L GRADO EN INGENIERÍA EN Y AUTOMÁTICA MODULO MATERIA ASIGNATURAS NOMBRE UT ECTS NOMBRE UT ECTS NOMBRE UT ECTS FORMACIÓN BÁSICA C1 s1 MATEMÁTICAS C1 s1 27 ÁLGEBRA LINEAL

Más detalles

Plataformas Educativas para Hacer Ingeniería. Alberto González Ingeniero de Campo Académico

Plataformas Educativas para Hacer Ingeniería. Alberto González Ingeniero de Campo Académico Plataformas Educativas para Hacer Ingeniería Alberto González Ingeniero de Campo Académico Agenda Aprendizaje Basado en Proyectos Introducción a NI LabVIEW Plataformas de Enseñanza con NI ELVIS II y NI

Más detalles

FPGA (CAMPO DE MATRIZ DE PUERTAS PROGRAMABLES).

FPGA (CAMPO DE MATRIZ DE PUERTAS PROGRAMABLES). FPGA (CAMPO DE MATRIZ DE PUERTAS PROGRAMABLES). 1 1 FIELD PROGRAMMABLE GATE ARRAY Un FPGA (Field Programmable Gate Array) permite implementar cualquier circuito digital de aplicación específica. Las aplicaciones

Más detalles

DISEÑO DE DIVISORES PARALELOS Y SECUENCIALES DE N/N BITS USANDO FPGAS

DISEÑO DE DIVISORES PARALELOS Y SECUENCIALES DE N/N BITS USANDO FPGAS 1 DISEÑO DE DIVISORES PARALELOS Y SECUENCIALES DE N/N BITS USANDO FPGAS John M. Espinosa-Duran, Juan G. Catuche-Girón, Mario E. Vera-Lizcano, Jaime Velasco-Medina Grupo de Bio-nanoelectrónica Escuela EIEE.

Más detalles

Introducción a FPGAs. Contenido

Introducción a FPGAs. Contenido Introducción a FPGAs Dra. Claudia Feregrino cferegrino@inaoep.mx Contenido 1. FPGA 2. Arquitectura genérica 3. Celda lógica 4. Field Programmable 5. Cómo se programa un FPGA 6. Herramientas de diseño 7.

Más detalles

Diseño de Sistemas Embebidos en FPGA Curso de Posgrado Facultad de Ciencias Exactas y Tecnología UNT.

Diseño de Sistemas Embebidos en FPGA Curso de Posgrado Facultad de Ciencias Exactas y Tecnología UNT. Tema 4 Parte 1: Tecnologías de configuración Parte 2: Lenguajes de descripción de Hardware#4 TECNOLOGÍA Tipo de elemento de configuración utilizado. La tecnología de los elementos de configuración influye

Más detalles

Denominación de la materia. N créditos ECTS = 36 carácter = MIXTA INGENIERIA DE COMPUTADORAS

Denominación de la materia. N créditos ECTS = 36 carácter = MIXTA INGENIERIA DE COMPUTADORAS Denominación de la materia INGENIERIA DE COMPUTADORAS N créditos ECTS = 36 carácter = MIXTA Ubicación dentro del plan de estudios y duración La materia Ingeniería de Computadoras está formada por 6 asignaturas

Más detalles

Nombre de la asignatura: Clave de la asignatura: SIB-1307 1-4-5. Carrera:

Nombre de la asignatura: Clave de la asignatura: SIB-1307 1-4-5. Carrera: 1. Datos generales de la asignatura Nombre de la asignatura: Clave de la asignatura: Créditos(Ht-Hp_créditos): Carrera: Sistemas Embebidos SIB-1307 1-4-5 Ingeniería Electrónica 2. Presentación Caracterización

Más detalles

Cursos de Diseño Digital PADTS-INTEL-CINVESTAV Inicio 5 de Agosto del 2013

Cursos de Diseño Digital PADTS-INTEL-CINVESTAV Inicio 5 de Agosto del 2013 Cursos de Diseño Digital PADTS-INTEL-CINVESTAV Inicio 5 de Agosto del 2013 DOO & C++ M.C. Eugenio Vargas - INTEL Desde creación C y C++ se han convertido en una de las herramientas fundamentales en los

Más detalles

TÉCNICO SUPERIOR UNIVERSITARIO EN MECATRÓNICA ÁREA AUTOMATIZACIÓN

TÉCNICO SUPERIOR UNIVERSITARIO EN MECATRÓNICA ÁREA AUTOMATIZACIÓN TÉCNICO SUPERIOR UNIVERSITARIO EN MECATRÓNICA ÁREA AUTOMATIZACIÓN HOJA DE ASIGNATURA CON DESGLOSE DE UNIDADES TEMÁTICAS 1. Nombre de la asignatura Programación visual. 2. Competencias Implementar sistemas

Más detalles

SISTEMA DE ADQUISICIÓN DE DATOS BASADO EN UN MICROCONTROLADOR COMO SERVIDOR WEB

SISTEMA DE ADQUISICIÓN DE DATOS BASADO EN UN MICROCONTROLADOR COMO SERVIDOR WEB Caos Conciencia 2: 47-52, 2006 SISTEMA DE ADQUISICIÓN DE DATOS BASADO EN UN MICROCONTROLADOR COMO SERVIDOR WEB Víctor Sánchez Huerta, Javier Vázquez Castillo vsanchez@uqroo.mx, jvazquez@uqroo.mx División

Más detalles

Umbral Científico Fundación Universitaria Manuela Beltrán umbralcientifico@umb.edu.co ISSN (Versión impresa): 1692-3375 COLOMBIA

Umbral Científico Fundación Universitaria Manuela Beltrán umbralcientifico@umb.edu.co ISSN (Versión impresa): 1692-3375 COLOMBIA Umbral Científico Fundación Universitaria Manuela Beltrán umbralcientifico@umb.edu.co ISSN (Versión impresa): 1692-3375 COLOMBIA 2004 Dora María Ballesteros DISEÑO DE FILTROS FIR-WAVELET SOBRE FPGAS PARA

Más detalles

Maestría en Ciencias en Micro y Nanosistemas. Producción de los Estudiantes. LGAC: Nanomateriales

Maestría en Ciencias en Micro y Nanosistemas. Producción de los Estudiantes. LGAC: Nanomateriales Maestría en Ciencias en Micro y Nanosistemas Producción de los Estudiantes LGAC: Nanomateriales LGAC: MICRO Y NANOSISTEMAS!1 Artículos LGAC: MICRO Y NANOSISTEMAS!2 Año Tipo de artículo 2015 Indizado 2015

Más detalles

Arquitecturas DSP. Phil Lapsley, Jeff Bier, Amit Shoham, Edward A. Lee DSP Processor Fundamentals. Architectures and Features IEEE Press 1997

Arquitecturas DSP. Phil Lapsley, Jeff Bier, Amit Shoham, Edward A. Lee DSP Processor Fundamentals. Architectures and Features IEEE Press 1997 Arquitecturas DSP Phil Lapsley, Jeff Bier, Amit Shoham, Edward A. Lee DSP Processor Fundamentals. Architectures and Features IEEE Press 1997 Arquitecturas DSP Sistemas de procesamiento de señales Transductor

Más detalles

Tecnología de fabricación en VLSI

Tecnología de fabricación en VLSI Tecnología de fabricación en VLSI Clave del curso: EED307-3 (Opcional como curso relacionado con el proyecto de Maestría). INSTRUCTOR: SESION: PERIODO: Dr. Juan Luis del Valle Martes y Viernes, 9:00-11:00

Más detalles

Técnicas de Programación Hardware: CAD para FPGAs y CPLDs. Clase 1: Lógica Configurable

Técnicas de Programación Hardware: CAD para FPGAs y CPLDs. Clase 1: Lógica Configurable Técnicas de Programación Hardware: CAD para FPGAs y CPLDs Clase 1: Lógica Configurable Por: Nelson Acosta & Daniel Simonelli UNICEN - Tandil - 1999 1 Organización del curso Clases teórico/prácticas: 1

Más detalles

MAXHC11. TARJETA DE BAJO COSTE PARA EL DISEÑO MIXTO HARDWARE-SOFTWARE

MAXHC11. TARJETA DE BAJO COSTE PARA EL DISEÑO MIXTO HARDWARE-SOFTWARE MAXHC11. TARJETA DE BAJO COSTE PARA EL DISEÑO MIXTO HARDWARE-SOFTWARE Sadot Alexandres F.¹, José D. Muñoz F.², Pedro Pérez de A.³ Departamento de Electrónica y Automática. Escuela Técnica Superior de Ingeniería

Más detalles

ARQUITECTURA DE COMPUTADORES

ARQUITECTURA DE COMPUTADORES ARQUITECTURA DE COMPUTADORES 1.- Datos de la Asignatura Código 101156 Plan ECTS 6 Carácter OBLIGATORIO Curso Periodicidad ANUAL Área Departamento INGENIERÍA DE SISTEMAS Y AUTOMÁTICA INFORMATICA Y AUTOMATICA

Más detalles

Compresión Run Lenght con FPGA aplicada a imágenes de información geográfica en formatos raster y vector.

Compresión Run Lenght con FPGA aplicada a imágenes de información geográfica en formatos raster y vector. Compresión Run Lenght con FPGA aplicada a imágenes de información geográfica en formatos raster y vector. Santos Martín López Estrada, René A. Cumplido Parra, Claudia Feregrino Uribe Instituto Nacional

Más detalles

Segundo Coloquio de la Maestría en Tecnologías de Información - 2012A. Programa de Presentaciones

Segundo Coloquio de la Maestría en Tecnologías de Información - 2012A. Programa de Presentaciones Segundo Coloquio de la Maestría en Tecnologías de Información - 2012A Programa de Presentaciones Zapopan, Jalisco México 11 y 12 de junio de 2012 9:00 pm Lunes 11 de junio de 2012 Aula: M-101 Eduardo Alapisco

Más detalles

FUNDACION UNIVERSITARIA TECNOLOGICO COMFENALCO CARTAGENA NIT. 890481183-1 BARRIO ESPAÑA CRA. 44D Nº 30A-91 PBX:6723700

FUNDACION UNIVERSITARIA TECNOLOGICO COMFENALCO CARTAGENA NIT. 890481183-1 BARRIO ESPAÑA CRA. 44D Nº 30A-91 PBX:6723700 PROGRAMA TECNOLOGIA EN INSTRUMENTACION Y CONTROL DE PROCESOS SEMESTRE 1 PENSUM TECNOLOGIA EN INSTRUMENTACION INDUSTRIAL (08023131) SECCION 1 Lunes Miercoles Jueves Viernes Sabado 11:15 AM - 12:45 PM 7:30

Más detalles

GRUPOS DE INVESTIGACIÓN EN ARQUITECTURA DE COMPUTADORES GAC-USC y GAC-UDC

GRUPOS DE INVESTIGACIÓN EN ARQUITECTURA DE COMPUTADORES GAC-USC y GAC-UDC GRUPOS DE INVESTIGACIÓN EN ARQUITECTURA DE COMPUTADORES GAC-USC y GAC-UDC GAC-USC: Departamento de Electrónica y Computación http://www.ac.usc.es GAC-UDC: Departamento de Electrónica y Sistemas http://gac.des.udc.es

Más detalles

GENERADOR AUTOMÁTICO DE FFT CON ALTO GRADO DE PARALELISMO

GENERADOR AUTOMÁTICO DE FFT CON ALTO GRADO DE PARALELISMO GENERADOR AUTOMÁTICO DE FFT CON ALTO GRADO DE PARALELISMO Julián F. Acosta Orozco, Mario Vera-Lizcano, Jaime Velasco Medina Grupo de Bio-Nanoelectrónica, EIEE, Universidad del Valle A.A. 25360, Cali, Colombia

Más detalles

Sistemas con Microcontroladores y Microprocesadores

Sistemas con Microcontroladores y Microprocesadores Sistemas con Microcontroladores y Microprocesadores Objetivos Al terminar el curso, el estudiante estará capacitado para: 1. Entender funcionalmente cómo trabaja un sistema de computadora: Describir los

Más detalles

Sistema de Reconocimiento de Iris Implementado en un Procesador Digital de Señales

Sistema de Reconocimiento de Iris Implementado en un Procesador Digital de Señales Sistema de Reconocimiento de Iris Implementado en un Procesador Digital de Señales Arles Felipe García Maya Juan Camilo Moreno Ruiz Director MSc. Edwin Andrés Quintero Salazar Ing. Electrónica Orden del

Más detalles

Dr.-Ing. Paola Vega Castillo

Dr.-Ing. Paola Vega Castillo Dr.-Ing. Paola Vega Castillo Datos Personales Apellidos: Vega Castillo Nombre: Paola Título académico: Dr.-Ing. Dirección: Escuela de Ingeniería Electrónica, ITCR Apartado Postal 159 CR30101 Cartago Costa

Más detalles

Máster en Tecnología mecánica

Máster en Tecnología mecánica 1. Información general del título a. Quien organiza y participa b. Título propio qué significa? c. Enseñanza dual qué significa? 2. Planificación de la enseñanza (Distribución de créditos). Teórico aplicados.

Más detalles

INDICE 1. Conceptos Introductorias 2. Sistemas Numéricos y Códigos 3. Compuertas Lógicas y Álgebras Booleana 4. Circuitos Lógicos Combinatorios

INDICE 1. Conceptos Introductorias 2. Sistemas Numéricos y Códigos 3. Compuertas Lógicas y Álgebras Booleana 4. Circuitos Lógicos Combinatorios INDICE 1. Conceptos Introductorias 1 1.1. Representaciones numéricas 3 1.2. Sistemas digitales y analógicos 4 1.3. Sistemas numéricos digitales 6 1.4. Representación de cantidades binarias 10 1.5. Circuitos

Más detalles

DISEÑO DE UN SISTEMA MEDIDOR DE RITMO CARDIACO QUE UTILIZA LA TARJETA DE SONIDO DE LA MULTIMEDIA

DISEÑO DE UN SISTEMA MEDIDOR DE RITMO CARDIACO QUE UTILIZA LA TARJETA DE SONIDO DE LA MULTIMEDIA DISEÑO DE UN SISTEMA MEDIDOR DE RITMO CARDIACO QUE UTILIZA LA TARJETA DE SONIDO DE LA MULTIMEDIA Velásquez, Y. Giraldo y M. Trujillo Grupo de Instrumentación, Instituto de Física, Universidad de Antioquia

Más detalles

Alternativas de implementación: Estilos

Alternativas de implementación: Estilos Alternativas de implementación: Estilos Alternativas de implementación: Estilos Alternativas de implementación: Estilos µprocesador INTEL 386: 3 estilos de layout Datapath: ALU 2-D arrays: Memoria Standard

Más detalles

INGENIERÍA EN TECNOLOGÍA ELECTRÓNICA LISTADO DE MATERIAS CONTENIDO PLAN: 2004-2

INGENIERÍA EN TECNOLOGÍA ELECTRÓNICA LISTADO DE MATERIAS CONTENIDO PLAN: 2004-2 INGENIERÍA EN TECNOLOGÍA ELECTRÓNICA PLAN: 2004-2 El aspirante a ingresar a la carrera de Ingeniería en Tecnología Electrónica debe poseer: Interés por y habilidad para trabajar con contenidos relacionados

Más detalles

Encuesta Perfil de Egreso del Ingeniero en Computación y/o Informática en Chile (Para programas de 10 semestres o más)

Encuesta Perfil de Egreso del Ingeniero en Computación y/o Informática en Chile (Para programas de 10 semestres o más) Encuesta Perfil de Egreso del Ingeniero en Computación y/o Informática en Chile (Para programas de 10 semestres o más) Nombre del Encuestado e-mail Nombre de la Carrera Universidad Unidad Académica Sede

Más detalles

Introducción a las FPGA

Introducción a las FPGA Introducción a las FPGA Introducción a la Microfabricación y las FPGA Instituto Balseiro 12 de Agosto 2013 Hoy veremos... Menú del Día Qué es una FPGA. Para qué se usan. Arquitecturas. Flujo de diseño.

Más detalles

Laboratorio de Sensores e Instrumentación CIII ( Centro de Investigación en Informática para la Ingeniería )

Laboratorio de Sensores e Instrumentación CIII ( Centro de Investigación en Informática para la Ingeniería ) Laboratorio de Sensores e Instrumentación CIII ( Centro de Investigación en Informática para la Ingeniería ) Laboratorio transversal multidisciplinario con aportes de la SCyT y del Dto Ingeniería Electrónica.

Más detalles

Implementación de la transformada wavelet discreta para imágenes en un FPGA

Implementación de la transformada wavelet discreta para imágenes en un FPGA Implementación de la transformada wavelet discreta para imágenes en un FPGA Madeleine León 1, Carlos A. Murgas 1, Lorena Vargas 2, Leiner Barba 2, Cesar Torres 2 1 Estudiantes de pregrado de la Universidad

Más detalles

DATALOGGER USANDO NIOS II

DATALOGGER USANDO NIOS II DATALOGGER USANDO NIOS II Luis Enrique Campoverde Rugel (1), Washington Adrián Velásquez Vargas (2), Ing. Ronald Ponguillo (3) (1) (2) (3) Facultad de Ingeniería en Electricidad y Computación (1) (2) (3)

Más detalles

Ingeniería Electromecánica

Ingeniería Electromecánica 1. Datos Generales de la asignatura Nombre de la asignatura: Clave de la asignatura: Medición e instrumentación virtual AUC 1305 Créditos (Ht Hp_ créditos): 2 2 4 Carrera: Ingeniería Electromecánica 2.

Más detalles

Fundamentos de Computación e Informática Algoritmos Profesor : Fernando Espinoza S.

Fundamentos de Computación e Informática Algoritmos Profesor : Fernando Espinoza S. Fundamentos de Computación e Informática Algoritmos Profesor : Fernando Espinoza S. Objetivos Principales del Curso Comprender los sistemas computacionales modernos. Desarrollar la lógica de programación

Más detalles

TECNICO SUPERIOR UNIVERSITARIO EN MECATRÓNICA ÁREA AUTOMATIZACIÓN

TECNICO SUPERIOR UNIVERSITARIO EN MECATRÓNICA ÁREA AUTOMATIZACIÓN TECNICO SUPERIOR UNIVERSITARIO EN MECATRÓNICA ÁREA AUTOMATIZACIÓN HOJA DE ASIGNATURA CON DESGLOSE DE UNIDADES TEMÁTICAS Pág. 1 de 23 1. Nombre de la asignatura Sistemas digitales II. 2. Competencias Implementar

Más detalles

UNIVERSIDAD NACIONAL FEDERICO VILLARREAL FACULTAD DE INGENIERÍA ELECTRÓNICA E INFORMÁTICA SÍLABO

UNIVERSIDAD NACIONAL FEDERICO VILLARREAL FACULTAD DE INGENIERÍA ELECTRÓNICA E INFORMÁTICA SÍLABO SÍLABO ASIGNATURA: MICROELECTRÓNICA CÓDIGO: 8F0108 1. DATOS GENERALES 1.1. DEPARTAMENTO ACADÉMICO : Ing. Electrónica e Informática 1.2. ESCUELA PROFESIONAL : Ingeniería de Mecatrónica 1.3. CICLO DE ESTUDIOS

Más detalles

[RECOMENDACIONES SOBRE LOS CONTENIDOS DE LAS COMPETENCIAS DE AUTOMÁTICA EN LOS GRADOS DE INGENIERÍA INDUSTRIAL]

[RECOMENDACIONES SOBRE LOS CONTENIDOS DE LAS COMPETENCIAS DE AUTOMÁTICA EN LOS GRADOS DE INGENIERÍA INDUSTRIAL] 2012 CEA ISA [RECOMENDACIONES SOBRE LOS CONTENIDOS DE LAS COMPETENCIAS DE AUTOMÁTICA EN LOS GRADOS DE INGENIERÍA INDUSTRIAL] En este documento se incluyen una serie de recomendaciones básicas para impartir

Más detalles

Organización del Computador 1. Máquina de von Neumann Jerarquía de Niveles

Organización del Computador 1. Máquina de von Neumann Jerarquía de Niveles Organización del Computador 1 Máquina de von Neumann Jerarquía de Niveles Inicios de la computación Turing y Church sientan las bases teóricas de la computación Máquina de Turing Máquina teórica compuesta

Más detalles

Denominación de la materia. N créditos ECTS = 36 carácter = MIXTA INGENIERIA DE COMPUTADORAS

Denominación de la materia. N créditos ECTS = 36 carácter = MIXTA INGENIERIA DE COMPUTADORAS Denominación de la materia INGENIERIA DE COMPUTADORAS N créditos ECTS = 36 carácter = MIXTA Ubicación dentro del plan de estudios y duración La materia Ingeniería de Computadoras está formada por 6 asignaturas

Más detalles

CURSO DISEÑO DE SISTEMAS DIGITALES MEDIANTE VHDL PARA SU IMPLEMENTACIÓN CON FPGAS. 40 horas (15 horas teoría + 25 horas práctica)

CURSO DISEÑO DE SISTEMAS DIGITALES MEDIANTE VHDL PARA SU IMPLEMENTACIÓN CON FPGAS. 40 horas (15 horas teoría + 25 horas práctica) CURSO DISEÑO DE SISTEMAS DIGITALES MEDIANTE VHDL PARA SU IMPLEMENTACIÓN CON FPGAS 40 horas (15 horas teoría + 25 horas práctica) OBJETIVOS Aprendizaje del lenguaje VHDL para el diseño de sistemas digitales

Más detalles

MASTER DEGREE: Industrial Systems Engineering

MASTER DEGREE: Industrial Systems Engineering PAC- Performance-centered Adaptive Curriculum for Employment Needs Programa ERASMUS: Acción Multilateral - 517742-LLP-1-2011-1-BG-ERASMUS-ECUE MASTER DEGREE: Industrial Systems Engineering ASIGNATURA ISE2:

Más detalles

Implementación Hardware del Estandar de Encriptación Avanzado (AES) en una FPGA

Implementación Hardware del Estandar de Encriptación Avanzado (AES) en una FPGA Implementación Hardware del Estandar de Encriptación Avanzado (AES) en una FPGA Jorge Alberto Celi Méndez, Ing. Ronald Alberto Ponguillo Intriago Facultad de Ingeniería en Electricidad y Computación Escuela

Más detalles

Automatización de Adquisición de Datos

Automatización de Adquisición de Datos Automatización de Adquisición de Datos Marisol Menéndez Ingeniera de Campo Agenda Introducción a los sistemas de adquisición de datos (DAQ) Introducción a la plataforma NI CompactRIO Adquisición de datos

Más detalles

SINTESIS Y DESCRIPCIÓN DE CIRCUITOS DIGITALES UTILIZANDO VHDL ANTECEDENTES

SINTESIS Y DESCRIPCIÓN DE CIRCUITOS DIGITALES UTILIZANDO VHDL ANTECEDENTES ANTECEDENTES En los últimos diez años la industria electrónica ha tenido una gran evolución en el desarrollo de sistemas digitales; desde computadoras personales, sistemas de audio y vídeo hasta dispositivos

Más detalles

PROGRAMA DE ESTUDIO. señales Programas académicos en los que se imparte: Ingeniería Eléctrica-Electrónica

PROGRAMA DE ESTUDIO. señales Programas académicos en los que se imparte: Ingeniería Eléctrica-Electrónica PROGRAMA DE ESTUDIO Nombre de la asignatura: SISTEMAS EN TIEMPO REAL Clave: SDI05 Ciclo Formativo: Básico ( ) Profesional ( ) Especializado ( X ) Fecha de elaboración: marzo 2015 Horas Horas Horas de Horas

Más detalles

1.- DATOS DE LA ASIGNATURA. Diseño Digital Avanzado con FPGAs. Nombre de la asignatura: Carrera: Ingeniería Electrónica. Clave de la asignatura:

1.- DATOS DE LA ASIGNATURA. Diseño Digital Avanzado con FPGAs. Nombre de la asignatura: Carrera: Ingeniería Electrónica. Clave de la asignatura: 1.- DATOS DE LA ASIGNATURA Nombre de la asignatura: Carrera: Clave de la asignatura: (Créditos) SATCA 1 Diseño Digital Avanzado con FPGAs Ingeniería Electrónica SDJ 1203 4 2 6 2.- PRESENTACIÓN Caracterización

Más detalles

WEB SERVER EMPOTRADO EN FPGA PARA MONITORIZACION DE UNA RED DE SENSORES INALAMBRICOS

WEB SERVER EMPOTRADO EN FPGA PARA MONITORIZACION DE UNA RED DE SENSORES INALAMBRICOS WEB SERVER EMPOTRADO EN FPGA PARA MONITORIZACION DE UNA RED DE SENSORES INALAMBRICOS M. RODRIGUEZ VALIDO 1, M. GUTIERREZ CASTAÑEDA 1, A. CARDELL BILBAO 2, A. AYALA ALFONSO 1, J. J. DIAZ GOPAR 2, C. SOBOTA

Más detalles

Plan 95 Adecuado. DEPARTAMENTO: ELECTRÓNICA CLASE: Electiva de Especialidad. ÁREA: ELECTRÓNICA HORAS SEM.: 4 HS. HORAS / AÑO: 64 HS.

Plan 95 Adecuado. DEPARTAMENTO: ELECTRÓNICA CLASE: Electiva de Especialidad. ÁREA: ELECTRÓNICA HORAS SEM.: 4 HS. HORAS / AÑO: 64 HS. Plan 95 Adecuado ASIGNATURA: DISEÑO DE CIRCUITOS INTEGRADOS DIGITALES CODIGO: 95-0407 DEPARTAMENTO: ELECTRÓNICA CLASE: Electiva de Especialidad. ÁREA: ELECTRÓNICA HORAS SEM.: 4 HS. HORAS / AÑO: 64 HS.

Más detalles

1. Análisis de factibilidad

1. Análisis de factibilidad 1. Análisis de factibilidad 1.1. Factibilidad tecnológica - Alternativas de diseño y Elección de una solución En esta sección se plantean las alternativas de diseño para el Kit de desarrollo según se estableció

Más detalles

TÉCNICO SUPERIOR UNIVERSITARIO EN ENERGÍAS RENOVABLES ÁREA ENERGÍA SOLAR

TÉCNICO SUPERIOR UNIVERSITARIO EN ENERGÍAS RENOVABLES ÁREA ENERGÍA SOLAR Página 1 de 15 TÉCNICO SUPERIOR UNIVERSITARIO EN ENERGÍAS RENOVABLES ÁREA ENERGÍA SOLAR HOJA DE ASIGNATURA CON DESGLOSE DE UNIDADES TEMÁTICAS 1. Nombre de la asignatura Adquisición de datos 2. Competencias

Más detalles

Clasificación de Áreas y Subáreas para las inscripciones al Doctorado en Ciencias Informáticas

Clasificación de Áreas y Subáreas para las inscripciones al Doctorado en Ciencias Informáticas Área Algoritmos y Estructuras de Datos Arquitectura de computadoras Subárea - Algoritmos - Análisis de algoritmos - Estructuras de Datos - Verificación y certificación de programas - Lógicas para el desarrollo

Más detalles

DISEÑO, IMPLEMENTACIÓN Y VERIFICACIÓN DE UN SISTEMA DE HARDWARE RECONFIGURABLE PARA APLICACIONES DE CONTROL.

DISEÑO, IMPLEMENTACIÓN Y VERIFICACIÓN DE UN SISTEMA DE HARDWARE RECONFIGURABLE PARA APLICACIONES DE CONTROL. DISEÑO, IMPLEMENTACIÓN Y VERIFICACIÓN DE UN SISTEMA DE HARDWARE RECONFIGURABLE PARA APLICACIONES DE CONTROL. Javier Ernesto Santos Estepa Universidad Distrital Francisco José De Caldas 2015. Bogotá-Colombia

Más detalles

DESARROLLO DE METRICAS DINAMICAS DE CALIDAD DE SERVICIO EN SECTORES DE GENERACION-TRANSMISION Y SU EVALUACION ECONOMICA

DESARROLLO DE METRICAS DINAMICAS DE CALIDAD DE SERVICIO EN SECTORES DE GENERACION-TRANSMISION Y SU EVALUACION ECONOMICA CONICYT: Repositorio Institucional: Ficha de Iniciativa de CIT (Ciencia, Tecnología e Innovación) 1 FONDECYT-REGULAR - 2001-1010750 DESARROLLO DE METRICAS DINAMICAS DE CALIDAD DE SERVICIO EN SECTORES DE

Más detalles

Introducción TEMA 1 TECNOLOGÍA DE LOS CI. ME Tema 1 Lección 1 Aspectos generales sobre diseño microelectrónico 1

Introducción TEMA 1 TECNOLOGÍA DE LOS CI. ME Tema 1 Lección 1 Aspectos generales sobre diseño microelectrónico 1 Introducción TEMA 1 TECNOLOGÍA DE LOS CI 1 ÍNDICE TEMA 1 ASPECTOS GENERALES SOBRE DISEÑO MICROELECTRONICO Evolución del diseño electrónico Proceso de fabricación y métricas de diseño Estrategias de diseño

Más detalles

Laboratorio de Diseño de Sistemas Digitales

Laboratorio de Diseño de Sistemas Digitales Proceso de Diseño Laboratorio de Diseño de Sistemas Digitales I Semestre 2008 Ing. Gabriela Ortiz L. Diseño Implementación Depuración Diseño: Concepto inicial. Cuál es la función que lleva a cabo el objeto?

Más detalles

Diseño de Sistemas de Control en. Arturo Vargas Ingeniero de Campo, National Instruments

Diseño de Sistemas de Control en. Arturo Vargas Ingeniero de Campo, National Instruments Diseño de Sistemas de Control en Tiempo Real Arturo Vargas Ingeniero de Campo, National Instruments Qué es Tiempo Real? Tiempo Real significa determinismo Determinismo es la habilidad de completar una

Más detalles

1.1. Introducción. Definiciones

1.1. Introducción. Definiciones Tema I Introducción En este tema vamos a tratar de introducir al alumno en los denominados sistemas empotrados. En este tema introduciremos una posible definición de estos sistemas, así como una posible

Más detalles

PERFIL DEL. Aprobado en la Sesión No. 20-2007/2008 Acuerdo No. 08

PERFIL DEL. Aprobado en la Sesión No. 20-2007/2008 Acuerdo No. 08 Introducción El perfil que se presenta tiene como propósito principal establecer una delimitación funcional de las áreas de acción así como de las diferentes actividades que el ingeniero en Electrónica

Más detalles

A continuación se representan los componentes básicos de un sistema computacional (ordenador). Figura 5.6.1 Componentes básicos de un ordenador.

A continuación se representan los componentes básicos de un sistema computacional (ordenador). Figura 5.6.1 Componentes básicos de un ordenador. 5.6 ESTRUCTURA BÁSICA DE UN ORDENADOR. TERMINOLOGÍA INFORMÁTICA Las aeronaves modernas utilizan sofisticados sistemas de aviónica que necesitan de sistemas de computación basados en microprocesadores.

Más detalles

Nombre de la asignatura: Robótica Industrial. Carrera: Ingeniería Electrónica

Nombre de la asignatura: Robótica Industrial. Carrera: Ingeniería Electrónica 1.- DATOS DE LA ASIGNATURA Nombre de la asignatura: Robótica Industrial Carrera: Ingeniería Electrónica Clave de la asignatura: Horas teoría - horas práctica créditos: 3 2 8 2.- HISTORIA DEL PROGRAMA Lugar

Más detalles

Luis Felipe Herrera Quintero

Luis Felipe Herrera Quintero Telemetría y telegestión en procesos industriales mediante canales inalámbricos Wi Fi utilizando instrumentación virtual y dispositivos PDA (Personal Digital Assitant) Luis Felipe Herrera Quintero Grupo

Más detalles

IMPLEMENTACIÓN DE ALGORITMO DE CONTROL FUZZY PI EN UN DISPOSITIVO DE LÓGICA PROGRAMABLE

IMPLEMENTACIÓN DE ALGORITMO DE CONTROL FUZZY PI EN UN DISPOSITIVO DE LÓGICA PROGRAMABLE IMPLEMENTACIÓN DE ALGORITMO DE CONTROL FUZZY PI EN UN DISPOSITIVO DE LÓGICA PROGRAMABLE Lya Velazco Molina, Universidad de la Habana Cuba lya@imre.oc.uh.cu Matilde Santos Peña, Universidad Complutense

Más detalles

LISTADO DE TUTORAS Y TUTORES

LISTADO DE TUTORAS Y TUTORES LISTADO DE TUTORAS Y TUTORES Y AULAS PARA PRESENTACIÓN AULA 2º CFGS Informática y Comunicaciones - Administración de Sistemas Informáticos en Red (LOE) 682NMA(682NMA- 2º A Mañana TEC.SUP. ADMON. SIST.

Más detalles

Capítulo 2. Sistemas de comunicaciones ópticas.

Capítulo 2. Sistemas de comunicaciones ópticas. Capítulo 2 Sistemas de comunicaciones ópticas. 2.1 Introducción. En este capítulo se describen los diferentes elementos que conforman un sistema de transmisión óptica, ya que son elementos ópticos que

Más detalles

MARZO, 2011. 1. Análisis Competitivo Global FPGAs

MARZO, 2011. 1. Análisis Competitivo Global FPGAs REPORTE DE VIGILANCIA TECNOLÓGICA Y COMPETITIVA FPGA S AUTOMATIZACIÓN INDUSTRIAL MARZO, 2011 Contenido 1. Análisis Competitivo Global FPGAs 2. Monitoreo de Patentamiento Mundial de FPGAs 3. Estado del

Más detalles

AUTOMATIZACIÓN INDUSTRIAL DIPLOMADO

AUTOMATIZACIÓN INDUSTRIAL DIPLOMADO AUTOMATIZACIÓN INDUSTRIAL DIPLOMADO CRONOGRAMA M1 ELECTRO-NEUMÁTICA 3, 4 Y 5 DICIEMBRE 2015 M2 ELECTRO-NEUMÁTICA AVANZADA 7, 8 Y 9 ENERO 20 M3 CONTROLADORES LÓGICOS PROGRAMABLES (PLC S SIEMENS) 21, 22

Más detalles

Sistemas Embebidos 1º Cuatrimestre de 2015. Adquisición de Datos Conversión Analógico/Digital. Sistemas Embebidos - 1º Cuatrimestre de 2015

Sistemas Embebidos 1º Cuatrimestre de 2015. Adquisición de Datos Conversión Analógico/Digital. Sistemas Embebidos - 1º Cuatrimestre de 2015 Sistemas Embebidos 1º Cuatrimestre de 2015 Clase 6:, Conversión A/D y Prof: Sebastián Escarza Contenido Conversión Analógico-Digital g Acondicionamiento y filtrado de la señal Multiplexado de canales Muestro

Más detalles

Sistemas Digitales. Guía de Aprendizaje Información al estudiante. 1. Datos Descriptivos. (Curso 2012-13) Departamento responsable

Sistemas Digitales. Guía de Aprendizaje Información al estudiante. 1. Datos Descriptivos. (Curso 2012-13) Departamento responsable (Sistemas Digitales) (Curso 2012-13) Guía de Aprendizaje Información al estudiante 1. Datos Descriptivos Asignatura Materia Departamento responsable Sistemas Digitales Informática Arquitectura y Tecnología

Más detalles

ANEXO I Departamento de TECNOLOGÍA ELECTRÓNICA

ANEXO I Departamento de TECNOLOGÍA ELECTRÓNICA ANEXO I Departamento de TECNOLOGÍA ELECTRÓNICA TÍTULOS en los que TIENE ASIGNADA DOCENCIA en materias/asignaturas de los módulos de Tecnología Específica y/o del módulo de Profundización en Tecnología

Más detalles

VHDL y el método de diseño basado en descripción y síntesis. RESUMEN.

VHDL y el método de diseño basado en descripción y síntesis. RESUMEN. VHDL y el método de diseño basado en descripción y síntesis. AUTOR : Pablo Mazzara. Grupo de Microelectrónica del IIE. Facultad de Ingeniería. Montevideo. Uruguay. e-mail mazzara@iie.edu.uy RESUMEN. Una

Más detalles

TÉCNICO SUPERIOR UNIVERSITARIO EN MANTENIMIENTO ÁREA INDUSTRIAL

TÉCNICO SUPERIOR UNIVERSITARIO EN MANTENIMIENTO ÁREA INDUSTRIAL TÉCNICO SUPERIOR UNIVERSITARIO EN MANTENIMIENTO ÁREA INDUSTRIAL HOJA DE ASIGNATURA CON DESGLOSE DE UNIDADES TEMÁTICAS 1 de 23 1. Nombre de la asignatura Automatización y robótica 2. Competencias Supervisar

Más detalles

Constructor Virtual y Simulador de Circuitos Digitales con Chips TTL

Constructor Virtual y Simulador de Circuitos Digitales con Chips TTL Constructor Virtual y Simulador de Circuitos Digitales con Chips TTL Manual de Usuario (Versión 0.9.7) Ing. Arturo J. Miguel de Priego Paz Soldán www.tourdigital.net Chincha Perú, 24 de mayo de 2011 Este

Más detalles

Instrumentación I Maestría en Ingeniería Electrónica. Dr. José Fermi Guerrero Castellanos FCE-BUAP

Instrumentación I Maestría en Ingeniería Electrónica. Dr. José Fermi Guerrero Castellanos FCE-BUAP + Instrumentación I Maestría en Ingeniería Electrónica Dr. José Fermi Guerrero Castellanos FCE-BUAP + Contenido n Antecedentes n Panorama del curso n Formas de evaluación + Antecedentes + Contenido del

Más detalles

GLOSARIO DE TÉRMINOS

GLOSARIO DE TÉRMINOS MINISTERIO DE EDUCACIÓN, CULTURA Y DEPORTE SECRETARÍA DE ESTADO DE EDUCACIÓN, FORMACIÓN PROFESIONAL Y UNIVERSIDADES DIRECCIÓN GENERAL DE FORMACIÓN PROFESIONAL INSTITUTO NACIONAL DE LAS CUALIFICACIONES

Más detalles

CLEI 2011 Llamado a la Presentación de Trabajos

CLEI 2011 Llamado a la Presentación de Trabajos CLEI 2011 Llamado a la Presentación de Trabajos XXXXVII Conferencia Latinoamericana de Informática Quito, Ecuador, 10-14 de Octubre de 2011 www.clei2011.ec Objetivos La conferencia CLEI XXXVII renueva

Más detalles

Investigar temas de telecomunicaciones, desarrollar habilidades prácticas y analíticas en los estudiantes, impactar el desarrollo regional.

Investigar temas de telecomunicaciones, desarrollar habilidades prácticas y analíticas en los estudiantes, impactar el desarrollo regional. Objetivo General Investigar temas de telecomunicaciones, desarrollar habilidades prácticas y analíticas en los estudiantes, impactar el desarrollo regional. Misión Generar una base de conocimiento en el

Más detalles

ARQUITECTURA DE COMPUTADORAS

ARQUITECTURA DE COMPUTADORAS ARQUITECTURA DE COMPUTADORAS Información General Objetivos Al terminar el curso, el estudiante estará capacitado para: 1. Manejar medidas de performance que permitan comparar diversos sistemas de Computadora.

Más detalles

Cursos del programa de PADTS INTEL CINVESTAV Generaciones 20A y 20B Inicio: 8 de Septiembre de 2014

Cursos del programa de PADTS INTEL CINVESTAV Generaciones 20A y 20B Inicio: 8 de Septiembre de 2014 Cursos del programa de PADTS INTEL CINVESTAV Generaciones 20A y 20B Inicio: 8 de Septiembre de 2014 Lenguaje C++ Dr. Antonio Mondragón CINVESTAV Desde su creación, C y C++ se han convertido en unas de

Más detalles

Contenido. Capítulo 1. Capítulo 3. Capítulo 2. Alfaomega. Arquitectura de computadoras - Patricia Quiroga

Contenido. Capítulo 1. Capítulo 3. Capítulo 2. Alfaomega. Arquitectura de computadoras - Patricia Quiroga XI Contenido Capítulo 1 Evolución del procesamiento de datos... 1 1.1 Organización y arquitectura de una computadora... 2 1.2 Estratificación del software... 3 1.3 Evolución del procesamiento de datos...

Más detalles

Aplicación n de la Instrumentación n Virtual Remota en la Educación a Distancia

Aplicación n de la Instrumentación n Virtual Remota en la Educación a Distancia Aplicación n de la Instrumentación n Virtual Remota en la Educación a Distancia Autores: Cristóbal Pascual Carrazana Enrique Ernesto Valdés Zaldivar Ciudad de la Habana, Nov. 2003 Sumario 1- Instrumentación

Más detalles

Hoja de vida. Luis Felipe Echeverri Escobar Nombre en citaciones ESCOBAR, L. F. E.

Hoja de vida. Luis Felipe Echeverri Escobar Nombre en citaciones ESCOBAR, L. F. E. Hoja de vida Nombre Luis Felipe Echeverri Escobar Nombre en citaciones ESCOBAR, L. F. E. Nacionalidad Colombiana Formación Académica Especialización Universidad Católica De Oriente - U.C.O. Especialización

Más detalles

Diseño de Sistemas embebidos y comunicaciones: Aplicaciones de telefonía, RF y localización remota. Ing. José Oliden Martínez

Diseño de Sistemas embebidos y comunicaciones: Aplicaciones de telefonía, RF y localización remota. Ing. José Oliden Martínez Diseño de Sistemas embebidos y comunicaciones: Aplicaciones de telefonía, RF y localización remota El controlador dentro de un sistema de Control DISPOSITIVO DE MEDICIÓN CONVERSOR ANÁLOGO DIGITAL CONTROLADOR

Más detalles

Diseño de Funciones DSP Usando VHDL y CPLDs-FPGAs

Diseño de Funciones DSP Usando VHDL y CPLDs-FPGAs Diseño de Funciones DSP Usando VHDL y CPLDs-FPGAs PALABRAS CLAVES: Módulos IP, librería DSP, VHDL, CPLDs-FPGAs. ABSTRACT Mario E. Vera L., M.Sc. Ingeniero Electricista Profesor Asistente Universidad del

Más detalles

Investigación en DDS

Investigación en DDS Grupo de Ingeniería Telemática Universidad de Granada Investigación en DDS 1 Esquema Equipo DDS Proyectos en UGR con DDS Publicaciones Demostrador Propuesta de investigación Información de Contacto 2 Equipo

Más detalles

DESARROLLO DE CONTROLADORES DIFUSOS EMPOTRADOS MEDIANTE TÉCNICAS DE CODISEÑO HARDWARE/SOFTWARE

DESARROLLO DE CONTROLADORES DIFUSOS EMPOTRADOS MEDIANTE TÉCNICAS DE CODISEÑO HARDWARE/SOFTWARE DESARROLLO DE CONTROLADORES DIFUSOS EMPOTRADOS MEDIANTE TÉCNICAS DE CODISEÑO HARDWARE/SOFTWARE S. Sánchez-Solano 1, A. Cabrera 2, I. Baturone 1, A. Barriga 1, F. J. Moreno-Velo 1, P. Brox 1 1 Instituto

Más detalles