Miércoles 14 de Marzo

Tamaño: px
Comenzar la demostración a partir de la página:

Download "Miércoles 14 de Marzo"

Transcripción

1 Miércoles 14 de Marzo 10:00 am - 11:30 am Conferencia 1 Giselle Roessens "The Seventh Framework Program: R+D in Europe" sesion 1a 11:30am - 11:55am 11:55am - 12:20pm 12:20pm - 12:45pm 02:00pm - 02:25pm 02:25pm - 02:50pm 02:50pm - 02:55pm 02:55pm - 03:00pm Modelagem Funcional e Com Precisão de Ciclos do Processador NIOS 2 Guilherme Quentel Melo A TLM-Based Network-On-CHIP Performance Evaluation Framework Johanna Sepúlveda Design and Performance Evaluation of a Cache Consistent NOC-Based MP-SOC Gustavo Girão Performance Evaluation In Communication Design Exploration for SOC Design S. Eslava ToPSeC - Um processador com suporte a mudança de topologia e primirivas de segurança Bruno Moreira Cestari Embedded Parallel Software Framework For On-Chip Distributed Parallel Computing Jaume Joven Murillo Implementación de un Formato Eficiente Para Compresión de Imágenes y Video Mediante la Transformada Wavelet En FPGA Gonzalo Cucho Padín sesion 1b 11:30am - 11:55am 11:55am - 12:20pm 02:30pm - 02:35pm 02:35pm - 02:40pm Fácil Estimación de la No-Linealidad Integral de un Convertidor A/D Usando Técnicas Espectrales E. J. Peralías Design of a 10-Bit 200MS/S Current-Steering DAC in 0.13um CMOS Tecnology J.F. Fernández-Bootello A Low-Complexity Data Weighted Averaging (DWA) Algorithm Implementation Ramón López-Holloway DA Converter Based on a Charge Pump Concept Pablo Petrashin sesion 1c 11:30am - 11:55am 11:55am - 12:20pm An RF-CMOS LNA and MIXER MERGED DESIGN STRATEGY Armando Ayala Pabón Diseño de un "Upconversion Mixer" de Bajo Consumo en Tecnología CMOS Linder Reyes

2 12:20pm - 12:45pm Sistema Remoto de Adquisición para el Control del Ruido Ambiental con FPGA Y FPAAA. Castillo Atoche 02:30pm - 02:35pm Diseño de un Sensor de Plantas Óptico para la medición del NDVI empleando un FPGA Jorge Guerrero 02:35pm - 02:40pm Equipo de Lectura Para TAGS De RFID en La Trazabilidad Pesquera Alfredo Arnaud 03:00pm - 03:25pm 03:25pm - 03:50pm 03:50pm - 04:15pm 04:15pm - 04:20pm sesion 2 sesion 2a Minimal-Time System Design Strategy Prediction By LYAPUNOV Function Analysis Alexander Zemliak Implementación en Hardware de La Transformada Wavelet usando FPGA Fredy H. Riascos-Campiño Synthesis Concurrent Asynchronous State Machines Using Extended Multi-Burst Graph Specification Duarte Lopes de Oliveira Improvement of TINYOS Implementation For Small Memory FPGA System Ieryung Park sesion 2b 03:00pm - 03:25pm Diseño de un GENE Digital en FPGA y Matlab con Aplicaciones en Robótica Móvil J. Prieto 03:25pm - 03:50pm Desarrollo de un Sistema Electrónico para Medir Ambulatoriamente Presiones en la Planta del Pie Insensible Jorge Torres 03:50pm - 04:15pm Diseño de Aceleradores para el Alineamiento global de secuencias de ADN Martín A. Lozano 04:15pm - 04:20pm 04:20pm - 04:25pm 04:25pm - 04:30pm A Low Cost Interferential Current Stimulator for Physical Therapy A. Collí-Menchi Asistente Laparoscopico Robotico Lorias E. D Diseño e Implementación de un Instrumento de Medición Multifrecuencial de Impedancia Eléctrica de Tejidos Biológicos Manuel Paredes-Castro

3 sesion 2c 03:00pm - 03:25pm Structural And Electrical Behavior Of Integrated Diaphragm Micro- Pressure-Sensor Based On Mosfet TransistorB. S. Soto Cruz 03:25pm - 03:50pm Chave Mems Capacitiva De Baixo Coeficiente De Reflexão Silvio E. Barbin 03:50pm - 04:15pm Non-Conventional Biomems for Biosamples Manipulation Alexandro Castellanos 04:15pm - 04:20pm 04:20pm - 04:25pm Efeito do Recozimento Térmico Sobre as Propriedades Físicas de Filmes de SIC obtidos por PECVD M. A. Fraga Metodologia Para o Posicionamento de Piezoresistores em Acelerômetros Tipo Ponte usando FEA L.L. Koberstein Sesion 3 sesion 3a 05:15pm - 05:40pm Desenvolvimento Arquitetural para a Compensação de Movimento do Padrão H.264/AVC Fabiane Rediess 05:40pm - 06:05pm Arquitectura Híbrida FPGA/DSP para el Seguimiento de Objetos en Tiempo Real Jaime Alberto Parra Plaza 06:05pm - 06:30pm PREDITOR DE VETORES DE MOVIMENTO PARA O PADRÃO H.264/AVC PERRFIL MAIN Bruno Zatt 06:30pm - 06:35pm Sistema Flexible de Multiprocesadores Orientado a Tratamiento de Imágenes Mario Andrés Raffo Jara 06:35pm - 06:40pm Estudio y Análisis de tres formas de Implementación de la Transformada Discreta de Wavelet Sobre Un FPGA Joel Muñoz Quispe 06:40pm - 06:45pm Procesador Paralelo de FFT Implementado en FPGA Pablo Sonna 05:15pm - 05:40pm sesion 3b Diseño de OTAs de bajo GM y su aplicacion en baja frecuencia y microconsumo Renato Campana Valderrama

4 05:40pm - 06:05pm On the Use of Genetic Algorithms in Generating Input Pairs that Cause the Maximum Power Consumption in CMOS Combinational Circuits Alberto Palacios Pawlovsky 06:05pm - 06:10pm 06:10pm - 06:15pm Diseño de un Preamplificador MOS orientado a la Adquisición de Señales NeuronalesHeiner Alarcón Cubas Low-Power Controller For Sensor Networks Hosoon Shin 05:15pm - 05:40pm 05:40pm - 06:05pm 06:05pm - 06:10pm sesion 3c Internal Structure Optimization of a DAR IMPATT Diode for High Frequency Band Alexander Zemliak Design Models Based on Experimental Data for VCOs Including Temperature Effects E. Montoya-Suárez Lazos Enganchados Héctor Trujillo Alvarado Jueves 15 de Marzo 08:30 am - 10:00 am Conferencia 2 Santiago Sanchez Circuitos y sistemas usando lógica difusa. sesion 4 sesion 4a 10:30 am - 10:55 am SSDR Firewall Reconfigurável: Arquitetura E Desempenho Em FPGA Fábio Dacêncio Pereira 10:55 am - 11:20 am Soft-hardware Logic Circuit Design for a Four Bits Input Using MOS Floating-Gate Devices A. Medina-Santiago 11:20 am - 11:45 am A High-Level Based Framework Approach For Designing Reconfigurable Systems Remy Eskinaz 11:45 am - 12:10 pm Síntese e Integração de um Agregado Reconfigurável Aplicado a um Algoritmo Genético Distribuído Alexandra Aguiar 12:10 am - 12:35 pm Reconfiguración Remota de FPGAs Para Dispositivos Móviles Juan Diego Echeverri Escobar

5 sesion 4b 10:30 am - 10:55 am Codificador CMOS Orientado al Reconocimiento de Patrones con Independencia de Escala Julio César Saldaña Pumarica 10:55 am - 11:20 am Implementación de un circuito para compresión de imágenes aplicando lógica difusa Angel Barriga 11:20 am - 11:45 am Aplicación de Técnicas de Interpolación Basadas en Lógica Difusa al Procesado de Imágenes de VideoP. Brox, I. Baturone 11:45 am - 11:55 am Diseño e Implementación de un Filtro Digital Pasa Baja para el Laboratorio de Comunicaciones del ITSA C. Heiner 11:55 am - 12:05 pm Un Simulador de Construcción de Circuitos Digitales con Escenarios Virtuales y Tutoriales Interactivos Arturo Miguel de Priego Paz Soldán sesion 4c 10:30 am - 10:55 am Uso de Códigos de Decodificación Iterativa para Mejorar la transmisión de Mensajes Cifrados Con AES Leonardo Arnone 10:55 am - 11:20 am Implementación en FPGA de un Multiplicador por Dígitos sobre Campos Finitos GF(2^m) Víctor Carlos Tejeda-Calderón 11:20 am - 11:45 am 11:45 am - 12:10 pm Implementación de un Multiplicador Paralelo a Nivel de Digito sobre GF(2^163) Usando Bases Normales Gaussianas Paulo Realpe Muñoz Design of Polynomial Basis Multipliers Over GF(2^233) Vladimir Trujillo-Olaya sesion 5 sesion 5a Diseño e Implementación de una Unidad de Funciones Matemáticas José Alberto Díaz García Diseño e Implementación de un Microprocesador con Arquitectura Segmentada en FPGA José Alberto Díaz García 02:50 pm - 03:15 pm An FPGA Implementation of a Microprogrammable Controller to Perform Lossless Data Compression Based on Huffman Algorithm Tiago Maritan Ugulino de Araújo

6 03:15 pm - 03:40 pm Implementação e Validação De IP SOFT CORES para Interfaces Ethernet 10/100 E 1000 Mbps Sobre Dispositivos Reconfiguráveis Chris Tomás Horna 03:40 pm - 03:45 pm Interfase Ethernet Dedicada Implementada Sobre Cyclone II María Isabel Schiavon 03:45 pm - 03:50 pm Diseño de un Analizador Lógico en VHDL y su Implementación en un FPGA Spartan3 Michael Alejandro Diaz Illa sesion 5b Implementation of an Adaptive Ultra-Low Power Time Delay Measurement ASIC A. Chacón-Rodríguez Modeling and Estimating Leakage Current in Pass Transistor Logic Networks Paulo F. Butzen 02:50 pm - 03:15 pm 03:15 pm - 03:20 pm Synthesis of low Power Output Direct Synchronous Finite State Machines Duarte Lopes de Oliveira Preamplificador Integrado Para Señales de ENG Joel Gak sesion 5c Arquitectura RISC de Ancho de Palabra de Datos Parametrizable para Implementación sobre Tecnología FPGA Miguel A. Sagreras 03:15 pm - 03:20 pm 03:15 pm - 03:25 pm Implementación de la Transformada CEPSTRUM con Módulo FFT reconfigurable J. Arévalo Evaluating Guips for a Mobile Digital Companion (MDC) Mónica Ayde Vallejo Velásquez Desarrollo de un Modulador QPSK utilizando entorno Integrado de Trabajo Jorge R. Osio 03:25 pm - 03:30 pm Optimización de Código C, mediante subrutinas de Punto Flotante para el Diseño de Sistemas Embebidos Jorge R. Osio sesion 6 sesion 6a 04:30 pm - 04:55 pm Diseño de Módulos de Comunicación GPIB de Propósito Especial con Celdas Estándar Nicolás Mora Parra

7 04:55 pm - 05:20 pm 05:20 pm - 05:45 pm 05:45 pm - 05:50 pm 05:50 pm - 05:55 pm 05:55 pm - 06:00 pm 06:00 pm - 06:10 pm Visualizador De Mensajes De Una Red De Usuarios Mediante Arquitectura Maestro - Esclavo Iván Jaramillo ARQUITETURA COMPLETAMENTE PARALELA PARA O BLOCO DAS TRANSFORMADAS DIRETAS DO PADRÃO H.264/AVC DE COMPRESSÃO DE VÍDEO Roger Porto Implementation Of High Performance Intra Predictor In H.264 Jinwook Kim Self-Reparable Memories for Low Cost Error Detection and Correction Paola Vega-Castillo Diseño de la Unidad de Aritmética Racional Usando FPGASVladimir Mosquera-Cerquera Síntesis Lógica Automatizada para Esquemas de Temporización de Latches Alternantes D. Guerrero sesion 6b 04:30 pm - 04:55 pm 04:55 pm - 05:20 pm 05:20 pm - 05:45 pm 05:45 pm - 05:50 pm Design Strategy of Current Source in Current-Steering CMOS DaC Hugo Hernández Sintetizador de Frecuencia de Banda Dual Implementado en CMOS 0.35μm Fabián Leonardo Cabrera Riaño Filtro Banda Base de Orden 6 Integrado en Tecnología 0.35μm CMOS Erlin Rey Diseño de un Amplificador de Señales EEG con una Herramienta de Diseño Automático Basada en el Modelo BSIM3V3 Hector Villacorta Minaya sesion 6c 04:30 pm - 04:55 pm Estudio Algoritmos en Computación Paralela para Herramientas de Diseño Electrónico Walter Aróztegui 04:55 pm - 05:20 pm 05:20 pm - 05:45 pm 05:45 pm - 06:10 pm Generation of Analogue Behavioural Models in the Frequency-Domain for Linear Circuits Arturo Sarmiento-Reyes Analysis of Transistor Networks Generation Leomar S. da Rosa Junior Optimal Design of a Classical CMOS OTA-Miller using Numerical Methods And Spice Simulations Luis Nathán Pérez-Acosta

8 06:10 pm - 06:15 pm Redimensionamento Automático de Transistores Visando a Otimização do Consumo de Potência Wagner Altermann Viernes 16 de Marzo 08:30 am - 10:00 am Conferencia 3 Chuck Hawkinks Nanometer CMOS Technologies and Failure Modes 10:30 am - 11:30 am Conferencia 4 Luis Jaime Castillo "Los Secretos Mejor Guardados, Secreto y Misterios de las Tecnologias de las Sociedades Prehispanicas" sesion 7 sesion 7a 11:30 am - 11:55 am 11:55 am - 12:20 pm Design Of Digital Structures Tolerant To Local Intra-Die Process Variations Daniel Iparraguirre Cárdenas Evaluación del análisis de respuesta transitoria bajo condición de falla paramétrica José Peralta A Simple Procedure for High Performance VLSI Registers Design Duarte Lopes de Oliveira Avaliando o Impacto de Técnicas de Codificação de Dados Sobre o Consumo de Potência em Networks-On-Chip José C. S. Palma 02:50 pm - 02:55 pm 02:55 pm - 03:00 pm 03:00 pm - 03:05 pm 03:05 pm - 03:10 pm Configurable Platform for SOC Electromagnetic Immunity Measurement F. Vargas Embedded Signature Insertion Based on Profiling Deployed Software Technique Fabian Vargas Sistema para Caracterización de Circuitos Integrados Michel Grudzien Análisis de la Tolerancia al Ruido de Circuitos Dinámicos Digitales con el Escalamiento de la Tecnología F. Mendoza-Hernández 03:10 pm - 03:15 pm Redes de Distribución de Señal de Reloj para Sistemas SOC con Robustez a Fallas de Interconexiones Abiertas Mónico Linares Aranda

9 11:30 am - 11:55 am 11:55 am - 12:20 pm 12:20 pm - 12:25 pm 12:25 pm - 12:30 pm sesion 7b Initial High Level Cacti Estimates and Physical Design Implementation of Fast SRAM Caches Eduardo Conrad Júnior A Low Noise GM-C Chopper for ENG Signal Amplification Matías Miguez Sensor Integrado de Temperatura - Acondicionamiento de la Señal Analógica Eduardo D. Baez A High Swing Low Power CMOS Differential Voltage-Controlled Ring Oscillator Luciano Severino de Paula 11:30 am - 11:55 am 11:55 am - 12:20 pm sesion 7c Una Herramienta de Aprendizaje asistido por Computador para Laboratorios de Electrónica David Rojas Vigo Análisis de Estructuras de Sumadores Digitales para su Incorporación en Docencia1 Gashaw Sassaw Experiencias del Instituto Tecnológico de Soledad Atlántico ITSA en el uso y Enseñanza de la MicroelectrónicaJaime Juvinao Sistema para Prácticas de Laboratorio Remotas de Electrónica Digital con el 22V10 Enrique Valdés Zaldivar 02:50 pm - 03:15 pm Diseño de Modelos para Dispositivos Electrónicos Cero-Dimensionales para la Educación en Nanotecnología Miguel Ángel Rojas Tapias Leyenda: Charlas Ponencias Poster Demostraciones

TECNÓLOGO EN DESARROLLO DE SOFTWARE

TECNÓLOGO EN DESARROLLO DE SOFTWARE PERFIL DE EGRESO Diseña, codifica, desarrolla e implementa software a la medida, web y móvil, de manera segura bajo los estándares internacionales; Diseña, gestiona, administra y da mantenimiento a infraestructuras

Más detalles

Electrónica Digital II

Electrónica Digital II Electrónica Digital II M. C. Felipe Santiago Espinosa Aplicaciones de los FPLDs Octubre / 2014 Aplicaciones de los FPLDs Los primeros FPLDs se usaron para hacer partes de diseños que no correspondían a

Más detalles

SÍNTESIS DE SISTEMAS DE CONTROL DIFUSOS MEDIANTE HERRAMIENTAS DE DISEÑO DSP SOBRE FPGAS 1

SÍNTESIS DE SISTEMAS DE CONTROL DIFUSOS MEDIANTE HERRAMIENTAS DE DISEÑO DSP SOBRE FPGAS 1 SÍNTESIS DE SISTEMAS DE CONTROL DIFUSOS MEDIANTE HERRAMIENTAS DE DISEÑO DSP SOBRE FPGAS 1 S. Sánchez-Solano 1, M. Brox 2, A. Cabrera 3 1 Instituto de Microelectrónica de Sevilla (CNM-CSIC). Sevilla, España.

Más detalles

5. Metodologías de diseño de un ASIC

5. Metodologías de diseño de un ASIC 5. Metodologías de diseño de un ASIC 5.1. Introducción 5.2. Gate Arrays 5.3. Standard Cells 5.4. Seas of Gates 5.5. Dispositivos programables FPGAs Dispositivos programables El diseño de circuitos integrados

Más detalles

Análisis de un sistema Dual-Tone Multi-Frequency (DTMF)

Análisis de un sistema Dual-Tone Multi-Frequency (DTMF) Análisis de un sistema Dual-Tone Multi-Frequency (DTMF) Ignacio Acero, Andrés Arévalo, Santiago López Ingeniería Electrónica, Universidad Sergio Arboleda ignacio.acero@usa.edu.co andres.arevalo@correo.usa.edu.co

Más detalles

Tecnología de fabricación en VLSI

Tecnología de fabricación en VLSI Tecnología de fabricación en VLSI Clave del curso: EED307-3 (Opcional como curso relacionado con el proyecto de Maestría). INSTRUCTOR: SESION: PERIODO: Dr. Juan Luis del Valle Martes y Viernes, 9:00-11:00

Más detalles

Sistema de Experimentación Virtual y Prototipado para realizar

Sistema de Experimentación Virtual y Prototipado para realizar TECNOLOGÍA CON LA QUE CUENTA LA UDL Laboratorio de Instrumentación Virtual NI ELVIS II+ y Circuit Design Suite Plataforma Educativa de enseñanza con Tecnología de punta Sistema de Experimentación Virtual

Más detalles

Máster en Tecnología mecánica

Máster en Tecnología mecánica 1. Información general del título a. Quien organiza y participa b. Título propio qué significa? c. Enseñanza dual qué significa? 2. Planificación de la enseñanza (Distribución de créditos). Teórico aplicados.

Más detalles

Nombre de la asignatura: Clave de la asignatura: SIB-1307 1-4-5. Carrera:

Nombre de la asignatura: Clave de la asignatura: SIB-1307 1-4-5. Carrera: 1. Datos generales de la asignatura Nombre de la asignatura: Clave de la asignatura: Créditos(Ht-Hp_créditos): Carrera: Sistemas Embebidos SIB-1307 1-4-5 Ingeniería Electrónica 2. Presentación Caracterización

Más detalles

Maestría en Ciencias en Micro y Nanosistemas. Producción de los Estudiantes. LGAC: Nanomateriales

Maestría en Ciencias en Micro y Nanosistemas. Producción de los Estudiantes. LGAC: Nanomateriales Maestría en Ciencias en Micro y Nanosistemas Producción de los Estudiantes LGAC: Nanomateriales LGAC: MICRO Y NANOSISTEMAS!1 Artículos LGAC: MICRO Y NANOSISTEMAS!2 Año Tipo de artículo 2015 Indizado 2015

Más detalles

TÉCNICO SUPERIOR UNIVERSITARIO EN MECATRÓNICA ÁREA AUTOMATIZACIÓN

TÉCNICO SUPERIOR UNIVERSITARIO EN MECATRÓNICA ÁREA AUTOMATIZACIÓN TÉCNICO SUPERIOR UNIVERSITARIO EN MECATRÓNICA ÁREA AUTOMATIZACIÓN HOJA DE ASIGNATURA CON DESGLOSE DE UNIDADES TEMÁTICAS 1. Nombre de la asignatura Programación visual. 2. Competencias Implementar sistemas

Más detalles

[RECOMENDACIONES SOBRE LOS CONTENIDOS DE LAS COMPETENCIAS DE AUTOMÁTICA EN LOS GRADOS DE INGENIERÍA INDUSTRIAL]

[RECOMENDACIONES SOBRE LOS CONTENIDOS DE LAS COMPETENCIAS DE AUTOMÁTICA EN LOS GRADOS DE INGENIERÍA INDUSTRIAL] 2012 CEA ISA [RECOMENDACIONES SOBRE LOS CONTENIDOS DE LAS COMPETENCIAS DE AUTOMÁTICA EN LOS GRADOS DE INGENIERÍA INDUSTRIAL] En este documento se incluyen una serie de recomendaciones básicas para impartir

Más detalles

Clasificación de Áreas y Subáreas para las inscripciones al Doctorado en Ciencias Informáticas

Clasificación de Áreas y Subáreas para las inscripciones al Doctorado en Ciencias Informáticas Área Algoritmos y Estructuras de Datos Arquitectura de computadoras Subárea - Algoritmos - Análisis de algoritmos - Estructuras de Datos - Verificación y certificación de programas - Lógicas para el desarrollo

Más detalles

Lugar y fecha de nacimiento: Barrancabermeja, Santander, Marzo 15, 1982

Lugar y fecha de nacimiento: Barrancabermeja, Santander, Marzo 15, 1982 Curriculum Vitæ DATOS PERSONALES Nombre: Jair Montoya Martínez. Lugar y fecha de nacimiento: Barrancabermeja, Santander, Marzo 15, 1982 Teléfono (Medellín): 235 23 61 Teléfono (Barrancabermeja): 057-622

Más detalles

SINTESIS Y DESCRIPCIÓN DE CIRCUITOS DIGITALES UTILIZANDO VHDL ANTECEDENTES

SINTESIS Y DESCRIPCIÓN DE CIRCUITOS DIGITALES UTILIZANDO VHDL ANTECEDENTES ANTECEDENTES En los últimos diez años la industria electrónica ha tenido una gran evolución en el desarrollo de sistemas digitales; desde computadoras personales, sistemas de audio y vídeo hasta dispositivos

Más detalles

Allegro Microsystems

Allegro Microsystems Allegro Microsystems Allegro Microsystems Líder en el desarrollo, fabricación y comercialización de circuitos integrados de alta performance que incluyen sensores de efecto Hall y circuitos de potencia.

Más detalles

ARQUITECTURA DE COMPUTADORES

ARQUITECTURA DE COMPUTADORES ARQUITECTURA DE COMPUTADORES 1.- Datos de la Asignatura Código 101156 Plan ECTS 6 Carácter OBLIGATORIO Curso Periodicidad ANUAL Área Departamento INGENIERÍA DE SISTEMAS Y AUTOMÁTICA INFORMATICA Y AUTOMATICA

Más detalles

GRUPOS DE INVESTIGACIÓN EN ARQUITECTURA DE COMPUTADORES GAC-USC y GAC-UDC

GRUPOS DE INVESTIGACIÓN EN ARQUITECTURA DE COMPUTADORES GAC-USC y GAC-UDC GRUPOS DE INVESTIGACIÓN EN ARQUITECTURA DE COMPUTADORES GAC-USC y GAC-UDC GAC-USC: Departamento de Electrónica y Computación http://www.ac.usc.es GAC-UDC: Departamento de Electrónica y Sistemas http://gac.des.udc.es

Más detalles

- Facilidad para el manejo de especificaciones, reglamentos y normas de obligado cumplimiento.

- Facilidad para el manejo de especificaciones, reglamentos y normas de obligado cumplimiento. Competencias generales - Capacidad para redactar, desarrollar y firmar proyectos en el ámbito de la ingeniería de telecomunicación, que tengan por objeto, según la especialidad, la concepción, el desarrollo

Más detalles

PROGRAMA DE ESTUDIO. señales Programas académicos en los que se imparte: Ingeniería Eléctrica-Electrónica

PROGRAMA DE ESTUDIO. señales Programas académicos en los que se imparte: Ingeniería Eléctrica-Electrónica PROGRAMA DE ESTUDIO Nombre de la asignatura: SISTEMAS EN TIEMPO REAL Clave: SDI05 Ciclo Formativo: Básico ( ) Profesional ( ) Especializado ( X ) Fecha de elaboración: marzo 2015 Horas Horas Horas de Horas

Más detalles

Técnicas de Programación Hardware: CAD para FPGAs y CPLDs. Clase 1: Lógica Configurable

Técnicas de Programación Hardware: CAD para FPGAs y CPLDs. Clase 1: Lógica Configurable Técnicas de Programación Hardware: CAD para FPGAs y CPLDs Clase 1: Lógica Configurable Por: Nelson Acosta & Daniel Simonelli UNICEN - Tandil - 1999 1 Organización del curso Clases teórico/prácticas: 1

Más detalles

Competencias interpersonales: Capacidad crítica y autocrítica. Trabajo en equipo. Habilidades interpersonales

Competencias interpersonales: Capacidad crítica y autocrítica. Trabajo en equipo. Habilidades interpersonales 1.- DATOS DE LA ASIGNATURA Nombre de la asignatura: Carrera: Clave de la asignatura: SATCA 1 Procesamiento Digital de Señales Ingeniería Electrónica APM-1302 2-4 - 6 2.- PRESENTACIÓN Caracterización del

Más detalles

INDICE 1. Conceptos Introductorias 2. Sistemas Numéricos y Códigos 3. Compuertas Lógicas y Álgebras Booleana 4. Circuitos Lógicos Combinatorios

INDICE 1. Conceptos Introductorias 2. Sistemas Numéricos y Códigos 3. Compuertas Lógicas y Álgebras Booleana 4. Circuitos Lógicos Combinatorios INDICE 1. Conceptos Introductorias 1 1.1. Representaciones numéricas 3 1.2. Sistemas digitales y analógicos 4 1.3. Sistemas numéricos digitales 6 1.4. Representación de cantidades binarias 10 1.5. Circuitos

Más detalles

UNIVERSIDAD DEL VALLE DE MÉXICO PROGRAMA DE ESTUDIO DE LICENCIATURA PRAXIS MES XXI

UNIVERSIDAD DEL VALLE DE MÉXICO PROGRAMA DE ESTUDIO DE LICENCIATURA PRAXIS MES XXI UNIVERSIDAD DEL VALLE DE MÉXICO PROGRAMA DE ESTUDIO DE LICENCIATURA PRAXIS MES XXI NOMBRE DE LA ASIGNATURA: INTERCONEXIONES DE LOS SISTEMAS FECHA DE ELABORACIÓN: MARZO 2005 ÁREA DEL PLAN DE ESTUDIOS: AS

Más detalles

Laboratorio de Sensores e Instrumentación CIII ( Centro de Investigación en Informática para la Ingeniería )

Laboratorio de Sensores e Instrumentación CIII ( Centro de Investigación en Informática para la Ingeniería ) Laboratorio de Sensores e Instrumentación CIII ( Centro de Investigación en Informática para la Ingeniería ) Laboratorio transversal multidisciplinario con aportes de la SCyT y del Dto Ingeniería Electrónica.

Más detalles

Automatización de Adquisición de Datos

Automatización de Adquisición de Datos Automatización de Adquisición de Datos Marisol Menéndez Ingeniera de Campo Agenda Introducción a los sistemas de adquisición de datos (DAQ) Introducción a la plataforma NI CompactRIO Adquisición de datos

Más detalles

UNIVERSIDAD NACIONAL FEDERICO VILLARREAL FACULTAD DE INGENIERÍA ELECTRÓNICA E INFORMÁTICA SÍLABO

UNIVERSIDAD NACIONAL FEDERICO VILLARREAL FACULTAD DE INGENIERÍA ELECTRÓNICA E INFORMÁTICA SÍLABO SÍLABO ASIGNATURA: MICROELECTRÓNICA CÓDIGO: 8F0108 1. DATOS GENERALES 1.1. DEPARTAMENTO ACADÉMICO : Ing. Electrónica e Informática 1.2. ESCUELA PROFESIONAL : Ingeniería de Mecatrónica 1.3. CICLO DE ESTUDIOS

Más detalles

11533 - CIRCOM - Circuitos para Comunicaciones

11533 - CIRCOM - Circuitos para Comunicaciones Unidad responsable: 230 - ETSETB - Escuela Técnica Superior de Ingeniería de Telecomunicación de Barcelona Unidad que imparte: 710 - EEL - Departamento de Ingeniería Electrónica Curso: Créditos: 2014 6

Más detalles

INGENIERÍA EN MANTENIMIENTO INDUSTRIAL

INGENIERÍA EN MANTENIMIENTO INDUSTRIAL HOJA DE ASIGNATURA CON DESGLOSE DE UNIDADES TEMÁTICAS 1. Nombre de la asignatura Sistemas automatizados y redes industriales 2. Competencias Validar estudios de ingeniería y proyectos técnicoeconómicos

Más detalles

III Congreso Internacional de TIC de las Universidades Tecnológicas y Politécnicas, Morelos 2014. 8,9 y 10 de octubre.

III Congreso Internacional de TIC de las Universidades Tecnológicas y Politécnicas, Morelos 2014. 8,9 y 10 de octubre. III Congreso Internacional de TIC de las Universidades Tecnológicas y Politécnicas, Morelos 2014. 8,9 y 10 de octubre. Miércoles 08 de octubre del 2014 08:00 Registro. 10:00 Inauguración. 11:00 Conferencia.

Más detalles

Nombre de la asignatura: Amplificadores Operacionales. Créditos: 4 2-6. Aportación al perfil:

Nombre de la asignatura: Amplificadores Operacionales. Créditos: 4 2-6. Aportación al perfil: Nombre de la asignatura: Amplificadores Operacionales Créditos: 4 2-6 Aportación al perfil: Diseñar, analizar y construir equipos y/o sistemas electrónicos para la solución de problemas en el entorno profesional,

Más detalles

Introducción a FPGAs. Contenido

Introducción a FPGAs. Contenido Introducción a FPGAs Dra. Claudia Feregrino cferegrino@inaoep.mx Contenido 1. FPGA 2. Arquitectura genérica 3. Celda lógica 4. Field Programmable 5. Cómo se programa un FPGA 6. Herramientas de diseño 7.

Más detalles

Escuela Técnica Superior de Ingeniería - Universidad de Sevilla - Calendario de exámenes 2015-2016

Escuela Técnica Superior de Ingeniería - Universidad de Sevilla - Calendario de exámenes 2015-2016 Escuela Técnica Superior de Ingeniería - Universidad de Sevilla - Calendario de exámenes 2015-2016 1º Grado en ingeniería de las tecnologías de telecomunicación Código Nombre C. T. 3ª Conv. 1 er Parcial

Más detalles

TEMA 1 INTRODUCCION AL PROCESAMIENTO DIGITAL DE SEÑALES

TEMA 1 INTRODUCCION AL PROCESAMIENTO DIGITAL DE SEÑALES TEMA 1 INTRODUCCION AL PROCESAMIENTO DIGITAL DE SEÑALES CURSO 2010/2011 OBJETIVOS y BIBLIOGRAFIA El objetivo fundamental de este tema es proporcionar una visión panorámica del Procesamiento Digital de

Más detalles

Plataformas Educativas para Hacer Ingeniería. Alberto González Ingeniero de Campo Académico

Plataformas Educativas para Hacer Ingeniería. Alberto González Ingeniero de Campo Académico Plataformas Educativas para Hacer Ingeniería Alberto González Ingeniero de Campo Académico Agenda Aprendizaje Basado en Proyectos Introducción a NI LabVIEW Plataformas de Enseñanza con NI ELVIS II y NI

Más detalles

TÉCNICO SUPERIOR UNIVERSITARIO EN ENERGÍAS RENOVABLES ÁREA ENERGÍA SOLAR

TÉCNICO SUPERIOR UNIVERSITARIO EN ENERGÍAS RENOVABLES ÁREA ENERGÍA SOLAR Página 1 de 15 TÉCNICO SUPERIOR UNIVERSITARIO EN ENERGÍAS RENOVABLES ÁREA ENERGÍA SOLAR HOJA DE ASIGNATURA CON DESGLOSE DE UNIDADES TEMÁTICAS 1. Nombre de la asignatura Adquisición de datos 2. Competencias

Más detalles

Nombre de la asignatura: Robótica Industrial. Carrera: Ingeniería Electrónica

Nombre de la asignatura: Robótica Industrial. Carrera: Ingeniería Electrónica 1.- DATOS DE LA ASIGNATURA Nombre de la asignatura: Robótica Industrial Carrera: Ingeniería Electrónica Clave de la asignatura: Horas teoría - horas práctica créditos: 3 2 8 2.- HISTORIA DEL PROGRAMA Lugar

Más detalles

PLC Siemens S7-1200 TIA Portal Nivel Básico

PLC Siemens S7-1200 TIA Portal Nivel Básico 74 Investigación en Sistemas de Control Avanzado y Electrónica PLC Siemens S7-1200 TIA Portal Nivel Básico www.isca-electronics.com.pe Especialistas en Control con Sistemas Embebidos y Control con PLC

Más detalles

320098 - ED - Electrónica Digital

320098 - ED - Electrónica Digital Unidad responsable: 320 - EET - Escuela de Ingeniería de Terrassa Unidad que imparte: 710 - EEL - Departamento de Ingeniería Electrónica Curso: Titulación: 2015 GRADO EN INGENIERÍA DE SISTEMAS AUDIOVISUALES

Más detalles

Ingeniería Electromecánica

Ingeniería Electromecánica 1. Datos Generales de la asignatura Nombre de la asignatura: Clave de la asignatura: Medición e instrumentación virtual AUC 1305 Créditos (Ht Hp_ créditos): 2 2 4 Carrera: Ingeniería Electromecánica 2.

Más detalles

Leandro Juan Llácer Director

Leandro Juan Llácer Director Leandro Juan Llácer Director Titulaciones ETSIT Graduado/a en Ingeniería en Sistemas de Telecomunicación Graduado/a en Ingeniería Telemática GRADUADO (240 creds.) MasterenIngeniería de Telecomunicación

Más detalles

Universidad de Puerto Rico En Humacao Departamento de Física y Electrónica Programa de Bachillerato en Física Aplicada a la Electrónica

Universidad de Puerto Rico En Humacao Departamento de Física y Electrónica Programa de Bachillerato en Física Aplicada a la Electrónica Universidad de Puerto Rico En Humacao Departamento de Física y Electrónica Programa de Bachillerato en Física Aplicada a la Electrónica A. Títulos: * B. Codificación de los Cursos: FISI 4088 - C. Número

Más detalles

CURSO DISEÑO DE SISTEMAS DIGITALES MEDIANTE VHDL PARA SU IMPLEMENTACIÓN CON FPGAS. 40 horas (15 horas teoría + 25 horas práctica)

CURSO DISEÑO DE SISTEMAS DIGITALES MEDIANTE VHDL PARA SU IMPLEMENTACIÓN CON FPGAS. 40 horas (15 horas teoría + 25 horas práctica) CURSO DISEÑO DE SISTEMAS DIGITALES MEDIANTE VHDL PARA SU IMPLEMENTACIÓN CON FPGAS 40 horas (15 horas teoría + 25 horas práctica) OBJETIVOS Aprendizaje del lenguaje VHDL para el diseño de sistemas digitales

Más detalles

Dispositivos Lógicos Programables (FPGAs) Guillermo Güichal Emtech www.emtech.com.ar

Dispositivos Lógicos Programables (FPGAs) Guillermo Güichal Emtech www.emtech.com.ar Dispositivos Lógicos Programables (FPGAs) Guillermo Güichal Emtech www.emtech.com.ar Temario Introducción Circuitos Digitales FPGAs Flujo y Herramientas de Diseño Diseño para Síntesis Simulación Ejemplos

Más detalles

Sistema de Reconocimiento de Iris Implementado en un Procesador Digital de Señales

Sistema de Reconocimiento de Iris Implementado en un Procesador Digital de Señales Sistema de Reconocimiento de Iris Implementado en un Procesador Digital de Señales Arles Felipe García Maya Juan Camilo Moreno Ruiz Director MSc. Edwin Andrés Quintero Salazar Ing. Electrónica Orden del

Más detalles

DEPARTAMENTO DE ELECTRICIDAD-ELECTRÓNICA

DEPARTAMENTO DE ELECTRICIDAD-ELECTRÓNICA DEPARTAMENTO DE ELECTRICIDAD-ELECTRÓNICA Nº Denominación de la asignatura 01 Análisis de Circuitos I 02 Análisis de Circuitos II 03 Anteproyecto de Trabajo de Grado 04 Aplicaciones de la Electricidad 05

Más detalles

INFORMÁTICA INDUSTRIAL II

INFORMÁTICA INDUSTRIAL II INFORMÁTICA INDUSTRIAL II Programa de la asignatura Curso 2001 2002 Huelva, 8 de Octubre de 2000 INFORMÁTICA INDUSTRIAL II. Curso Académico 2001/02. TITULACIÓ N: Industrial. Ingeniero Técnico Industrial

Más detalles

18:15 19:15 13.5. Reunión de la red HEUR. Sala Andalucía 3. 19:30 21:00 Acto de Inauguración y Conferencia Invitada CEDI2005. Miércoles, 14 Septiembre

18:15 19:15 13.5. Reunión de la red HEUR. Sala Andalucía 3. 19:30 21:00 Acto de Inauguración y Conferencia Invitada CEDI2005. Miércoles, 14 Septiembre IVCongresoEspañolde Metaheurísticas,Algoritmos EvolutivosyBioinspirados MAEB 05 18:15 19:15 13.5.ReunióndelaredHEUR SalaAndalucía3 19:30 21:00 ActodeInauguraciónyConferencia InvitadaCEDI2005 Miércoles,14Septiembre

Más detalles

INGENIERÍA EN MECATRÓNICA

INGENIERÍA EN MECATRÓNICA HOJA DE ASIGNATURA CON DESGLOSE DE UNIDADES TEMÁTICAS 1. Nombre de la asignatura Control lógico avanzado 2. Competencias Desarrollar proyectos de automatización y control, a través del diseño, la administración

Más detalles

SISTEMAS ELECTRONICOS PARA EL TRATAMIENTO DE LA INFORMACION

SISTEMAS ELECTRONICOS PARA EL TRATAMIENTO DE LA INFORMACION INGENIERIA ELECTRONICA SISTEMAS ELECTRONICOS PARA EL TRATAMIENTO DE LA INFORMACION Departamento: Ingeniería Electrónica Área: Electrónica Centro: Escuela Técnica Superior de Ingeniería Licenciatura: Ingeniería

Más detalles

SISTEMA DE ADQUISICIÓN DE DATOS BASADO EN UN MICROCONTROLADOR COMO SERVIDOR WEB

SISTEMA DE ADQUISICIÓN DE DATOS BASADO EN UN MICROCONTROLADOR COMO SERVIDOR WEB Caos Conciencia 2: 47-52, 2006 SISTEMA DE ADQUISICIÓN DE DATOS BASADO EN UN MICROCONTROLADOR COMO SERVIDOR WEB Víctor Sánchez Huerta, Javier Vázquez Castillo vsanchez@uqroo.mx, jvazquez@uqroo.mx División

Más detalles

Introducción TEMA 1 TECNOLOGÍA DE LOS CI. ME Tema 1 Lección 1 Aspectos generales sobre diseño microelectrónico 1

Introducción TEMA 1 TECNOLOGÍA DE LOS CI. ME Tema 1 Lección 1 Aspectos generales sobre diseño microelectrónico 1 Introducción TEMA 1 TECNOLOGÍA DE LOS CI 1 ÍNDICE TEMA 1 ASPECTOS GENERALES SOBRE DISEÑO MICROELECTRONICO Evolución del diseño electrónico Proceso de fabricación y métricas de diseño Estrategias de diseño

Más detalles

Segundo Coloquio de la Maestría en Tecnologías de Información - 2012A. Programa de Presentaciones

Segundo Coloquio de la Maestría en Tecnologías de Información - 2012A. Programa de Presentaciones Segundo Coloquio de la Maestría en Tecnologías de Información - 2012A Programa de Presentaciones Zapopan, Jalisco México 11 y 12 de junio de 2012 9:00 pm Lunes 11 de junio de 2012 Aula: M-101 Eduardo Alapisco

Más detalles

Un filtro general de respuesta al impulso finita con n etapas, cada una con un retardo independiente d i y ganancia a i.

Un filtro general de respuesta al impulso finita con n etapas, cada una con un retardo independiente d i y ganancia a i. Filtros Digitales Un filtro general de respuesta al impulso finita con n etapas, cada una con un retardo independiente d i y ganancia a i. En electrónica, ciencias computacionales y matemáticas, un filtro

Más detalles

230663 - RICS - Circuitos Integrados y Sistemas de Radiofrecuencia

230663 - RICS - Circuitos Integrados y Sistemas de Radiofrecuencia Unidad responsable: Unidad que imparte: Curso: Titulación: Créditos ECTS: 2015 230 - ETSETB - Escuela Técnica Superior de Ingeniería de Telecomunicación de Barcelona 710 - EEL - Departamento de Ingeniería

Más detalles

New Architecture for Multi-resolution Fractal Image and Video Compression

New Architecture for Multi-resolution Fractal Image and Video Compression New Architecture for Multi-resolution Fractal Image and Video Compression 1 Alejandro Martínez R., Mónico Linares A., Alejandro Díaz S., 2 Javier Vega P. 1 Instituto Nacional de Astrofísica Optica y Electrónica

Más detalles

Diseño de Sistemas embebidos y comunicaciones: Aplicaciones de telefonía, RF y localización remota. Ing. José Oliden Martínez

Diseño de Sistemas embebidos y comunicaciones: Aplicaciones de telefonía, RF y localización remota. Ing. José Oliden Martínez Diseño de Sistemas embebidos y comunicaciones: Aplicaciones de telefonía, RF y localización remota El controlador dentro de un sistema de Control DISPOSITIVO DE MEDICIÓN CONVERSOR ANÁLOGO DIGITAL CONTROLADOR

Más detalles

Instituto Universitario de. (Instituto ai2 de la UPV)

Instituto Universitario de. (Instituto ai2 de la UPV) Instituto Universitario de Automática tica e Informática Industrial (Instituto ai2 de la UPV) La I+D+i al alcance de las PYMES. Valencia 27 de noviembre de 2008 08 ai2 José Luís Miñana ana,, Gestor Gerente

Más detalles

Introducción a LabVIEW FPGA y CompactRIO

Introducción a LabVIEW FPGA y CompactRIO Introducción a LabVIEW FPGA y CompactRIO Familia de Productos Embebidos de LabVIEW Tecnología FPGA Interconexiones Programables Bloques Lógicos Bloques de E/S Importancia de FPGA en Sistemas Alta Confiabilidad

Más detalles

I SEMANA ELECTRONICA REDES NEURONALES

I SEMANA ELECTRONICA REDES NEURONALES UNIVERSIDAD NACIONAL SAN ANTONIO ABAD A DEL CUSCO CARRERA PROFESIONAL DE INGENIERIA ELECTRONICA I SEMANA ELECTRONICA REDES NEURONALES Ing. Avid idromán González Se trata de una nueva forma de computación

Más detalles

Leandro Juan Llácer Director

Leandro Juan Llácer Director Leandro Juan Llácer Director Titulaciones ETSIT Graduado/a en Ingeniería en Sistemas de Telecomunicación Graduado/a en Ingeniería Telemática GRADUADO (240 creds.) MasterenIngeniería de Telecomunicación

Más detalles

[9] IMPLEMENTACIÓN DE FILTROS DIGITALES EN FPGA

[9] IMPLEMENTACIÓN DE FILTROS DIGITALES EN FPGA [9] IMPLEMENTACIÓN DE FILTROS DIGITALES EN FPGA Emiliano F. Alba Blanco Jaime Ruiz Instituto Superior Politécnico José A. Echeverría (ISPJAE) emiliano@electrica.cujae.edu.cu RESUMEN En este trabajo se

Más detalles

ARQUITECTURA DE COMPUTADORAS

ARQUITECTURA DE COMPUTADORAS ARQUITECTURA DE COMPUTADORAS Información General Objetivos Al terminar el curso, el estudiante estará capacitado para: 1. Manejar medidas de performance que permitan comparar diversos sistemas de Computadora.

Más detalles

DISEÑO E IMPLEMENTACIÓN DE UNA TARJETA DE ADQUISICIÓN DE DATOS PARA EL LABORATORIO DE TELECOMUNICACIONES DE LA FIEC.

DISEÑO E IMPLEMENTACIÓN DE UNA TARJETA DE ADQUISICIÓN DE DATOS PARA EL LABORATORIO DE TELECOMUNICACIONES DE LA FIEC. TESIS DISEÑO E IMPLEMENTACIÓN DE UNA TARJETA DE ADQUISICIÓN DE DATOS PARA EL LABORATORIO DE TELECOMUNICACIONES DE LA FIEC. DIRECTOR DE TESIS.- Ing. Francisco Novillo AUTOR Walter Mestanza Vera. Egresado

Más detalles

Competencias generales vinculadas a los distintos módulos Módulo de Formación Básica

Competencias generales vinculadas a los distintos módulos Módulo de Formación Básica Competencias generales vinculadas a los distintos módulos Módulo de Formación Básica C1. Capacidad para la resolución de los problemas matemáticos que puedan plantearse en la ingeniería. Aptitud para aplicar

Más detalles

DEPARTAMENTO DE SISTEMAS Y TELEMATICA

DEPARTAMENTO DE SISTEMAS Y TELEMATICA Revisión : 1 Página 1 de 9 INTRODUCCIÓN El presente documento contiene un compendio de las actividades emprendidas en el antes COMITÉ INFORMÁTICO y hoy el actual DEPARTAMENTO DE SISTEMAS Y TELEMÁTICA en

Más detalles

DESARROLLO DE UN COPROCESADOR EN PUNTO FLOTANTE PARA LA RESOLUCIÓN DE LA ECUACIÓN DE POISSON 1D EN ESTRUCTURAS SOI. Ingeniería Electrónica

DESARROLLO DE UN COPROCESADOR EN PUNTO FLOTANTE PARA LA RESOLUCIÓN DE LA ECUACIÓN DE POISSON 1D EN ESTRUCTURAS SOI. Ingeniería Electrónica DESARROLLO DE UN COPROCESADOR EN PUNTO FLOTANTE PARA LA RESOLUCIÓN DE LA ECUACIÓN DE POISSON 1D EN ESTRUCTURAS SOI Ingeniería Electrónica Francisco Pasadas Cantos Granada 01 Directores: Antonio García

Más detalles

Dr.-Ing. Paola Vega Castillo

Dr.-Ing. Paola Vega Castillo Dr.-Ing. Paola Vega Castillo Datos Personales Apellidos: Vega Castillo Nombre: Paola Título académico: Dr.-Ing. Dirección: Escuela de Ingeniería Electrónica, ITCR Apartado Postal 159 CR30101 Cartago Costa

Más detalles

GUÍA DOCENTE. Sistemas Integrados

GUÍA DOCENTE. Sistemas Integrados GUÍA DOCENTE Sistemas Integrados I.- DATOS INICIALES DE IDENTIFICACIÓN Nombre de la asignatura: Sistemas Integrados Número de créditos ECTS: 4 Ubicación temporal: º Semestre Materia: Sistemas Digitales

Más detalles

Laboratorio de Diseño de Sistemas Digitales

Laboratorio de Diseño de Sistemas Digitales Proceso de Diseño Laboratorio de Diseño de Sistemas Digitales I Semestre 2008 Ing. Gabriela Ortiz L. Diseño Implementación Depuración Diseño: Concepto inicial. Cuál es la función que lleva a cabo el objeto?

Más detalles

Tipos de Dispositivos Controladores

Tipos de Dispositivos Controladores Tipos de Dispositivos Controladores PLC Allen Bradley Siemens Schneider OMRON PC & Software LabView Matlab Visual.NET (C++, C#) FPGAS Xilinx Altera Híbridos Procesador + FPGA (altas prestaciones) µcontrolador

Más detalles

RESUMEN DESCRIPCIÓN PLAN DE ESTUDIOS DEL GRADO EN INGENIERÍA EN ELECTRÓNICA INDUSTRIAL Y AUTOMÁTICA

RESUMEN DESCRIPCIÓN PLAN DE ESTUDIOS DEL GRADO EN INGENIERÍA EN ELECTRÓNICA INDUSTRIAL Y AUTOMÁTICA RESUMEN SCRIPCIÓN PLAN ESTUDIOS L GRADO EN INGENIERÍA EN Y AUTOMÁTICA MODULO MATERIA ASIGNATURAS NOMBRE UT ECTS NOMBRE UT ECTS NOMBRE UT ECTS FORMACIÓN BÁSICA C1 s1 MATEMÁTICAS C1 s1 27 ÁLGEBRA LINEAL

Más detalles

Alternativas de implementación: Estilos

Alternativas de implementación: Estilos Alternativas de implementación: Estilos Alternativas de implementación: Estilos Alternativas de implementación: Estilos µprocesador INTEL 386: 3 estilos de layout Datapath: ALU 2-D arrays: Memoria Standard

Más detalles

Diseño Lógico I Facultad de Ciencias Exactas y Tecnología UNT. Introducción. Fabricantes. Elevada complejidad. Facilitar tareas de diseño

Diseño Lógico I Facultad de Ciencias Exactas y Tecnología UNT. Introducción. Fabricantes. Elevada complejidad. Facilitar tareas de diseño Introducción Fabricantes Elevada complejidad Facilitar tareas de diseño Herramientas CAD DESCRIPCIÓN GRÁFICA DEL MODELO DE DISEÑO DE SISTEMAS COMPLEJOS Proceso de diseño Simplificado Antes de realizar

Más detalles

Juan Gil Technical Marketing Engineer

Juan Gil Technical Marketing Engineer Tecnologías Esenciales para Control de Máquinas Inteligentes Juan Gil Technical Marketing Engineer El Mundo del Diseño de Máquinas Complejidad y Flexibilidad Economía y Calidad Productos altamente integrados

Más detalles

Tema 2 Metodología en el diseño de Sistemas Automáticos

Tema 2 Metodología en el diseño de Sistemas Automáticos Tema 2 Metodología en el diseño de Sistemas Automáticos Metodología de la Ingeniería de Control: proceso iterativo Definición del problema Especificaciones Modelado Diseño del controlador Simulación Elección

Más detalles

Field Programmable Gate Array

Field Programmable Gate Array Curso de posgrado Field Programmable Gate Array Arreglo de compuertas programables en campo 1 Áreas de Aplicación Procesamiento digital de señales Sistemas de comunicaciones Procesamiento de imágenes Sistemas

Más detalles

Hoja de vida. Luis Felipe Echeverri Escobar Nombre en citaciones ESCOBAR, L. F. E.

Hoja de vida. Luis Felipe Echeverri Escobar Nombre en citaciones ESCOBAR, L. F. E. Hoja de vida Nombre Luis Felipe Echeverri Escobar Nombre en citaciones ESCOBAR, L. F. E. Nacionalidad Colombiana Formación Académica Especialización Universidad Católica De Oriente - U.C.O. Especialización

Más detalles

Instituto Universitario

Instituto Universitario Las Palmas de Gran Canaria, Mayo 2010 Instituto Universitario de Microelectrónica Aplicada Sistemas de Información y Comunicaciones INTRODUCCIÓN INTRODUCCIÓN INTRODUCCIÓN Fundado en 1999 por el decreto

Más detalles

MAESTRIA EN CIENCIAS EN SISTEMAS COMPUTACIONALES MÓVILES

MAESTRIA EN CIENCIAS EN SISTEMAS COMPUTACIONALES MÓVILES MAESTRIA EN CIENCIAS EN SISTEMAS COMPUTACIONALES MÓVILES PERFIL DEL ASPIRANTE a) Dominio de los principios de los sistemas computacionales. b) Conocimiento de los principales paradigmas de la programación

Más detalles

gestión de energía eléctrica: Aspectos introductorios

gestión de energía eléctrica: Aspectos introductorios Aplicación de las FPGAs ala gestión de energía eléctrica: Aspectos introductorios t i Juan José Rodríguez Andina Deptartamento de Tecnología Electrónica, Universidad de Vigo, España ADAC Lab, Dept. Electrical

Más detalles

MICRODES@: una herramienta software para el diseño automatizado de hornos industriales de microondas

MICRODES@: una herramienta software para el diseño automatizado de hornos industriales de microondas Universidad Politécnica de Cartagena E.T.S. de Ingeniería de Telecomunicación Espacio-Tele o n 0 1 (2010) Revista de la ETSIT-UPCT MICRODES@: una herramienta software para el diseño automatizado de hornos

Más detalles

Contenido. Capítulo 1. Capítulo 3. Capítulo 2. Alfaomega. Arquitectura de computadoras - Patricia Quiroga

Contenido. Capítulo 1. Capítulo 3. Capítulo 2. Alfaomega. Arquitectura de computadoras - Patricia Quiroga XI Contenido Capítulo 1 Evolución del procesamiento de datos... 1 1.1 Organización y arquitectura de una computadora... 2 1.2 Estratificación del software... 3 1.3 Evolución del procesamiento de datos...

Más detalles

Arquitecturas DSP. Phil Lapsley, Jeff Bier, Amit Shoham, Edward A. Lee DSP Processor Fundamentals. Architectures and Features IEEE Press 1997

Arquitecturas DSP. Phil Lapsley, Jeff Bier, Amit Shoham, Edward A. Lee DSP Processor Fundamentals. Architectures and Features IEEE Press 1997 Arquitecturas DSP Phil Lapsley, Jeff Bier, Amit Shoham, Edward A. Lee DSP Processor Fundamentals. Architectures and Features IEEE Press 1997 Arquitecturas DSP Sistemas de procesamiento de señales Transductor

Más detalles

Redes y Sistemas Operativos. Intensificación de la FIV Joan Vila i Carbó

Redes y Sistemas Operativos. Intensificación de la FIV Joan Vila i Carbó Redes y Sistemas Operativos Intensificación de la FIV Joan Vila i Carbó Objetivo Procurar un conjunto de conocimientos ( competencias profesionales ) en el diseño, instalación y administración de: Servicios

Más detalles

Cursos de la Especialidad de Electrónica

Cursos de la Especialidad de Electrónica Cursos de la Especialidad de Electrónica PRIMER AÑO Física El curso comprende los siguientes temas: electricidad, electromagnetismo, análisis de circuitos eléctricos, medidas eléctricas, física no eléctrica.

Más detalles

Planta Docente. Enrique Bravo Cruz Ingeniero Electromecánico Institución de egreso: Instituto Tecnológico de Tehuacán Ingreso en el Área Mayo 1999

Planta Docente. Enrique Bravo Cruz Ingeniero Electromecánico Institución de egreso: Instituto Tecnológico de Tehuacán Ingreso en el Área Mayo 1999 Planta Enrique Bravo Cruz Ingreso en el Área Mayo 1999 Materias Impartidas: Controladores Lógicos Programables Ciencia e Ingeniería de los Materiales Circuitos Hidráulicos y Neumáticos Sistemas Automotrices

Más detalles

32023 - DAI - Diseño Analógico Integrado

32023 - DAI - Diseño Analógico Integrado Unidad responsable: 230 - ETSETB - Escuela Técnica Superior de Ingeniería de Telecomunicación de Barcelona Unidad que imparte: 710 - EEL - Departamento de Ingeniería Electrónica Curso: Créditos: 2014 6

Más detalles

Introducción a las FPGA

Introducción a las FPGA Introducción a las FPGA Introducción a la Microfabricación y las FPGA Instituto Balseiro 12 de Agosto 2013 Hoy veremos... Menú del Día Qué es una FPGA. Para qué se usan. Arquitecturas. Flujo de diseño.

Más detalles

IEEE 802.3ba: Ethernet a 100 Gb/s. Ramón Gutiérrez-Castrejón RGutierrezC@ii.unam.mx Reunión Informativa Anual, 16 de enero de 2012

IEEE 802.3ba: Ethernet a 100 Gb/s. Ramón Gutiérrez-Castrejón RGutierrezC@ii.unam.mx Reunión Informativa Anual, 16 de enero de 2012 IEEE 802.3ba: Ethernet a 100 Gb/s Ramón Gutiérrez-Castrejón RGutierrezC@ii.unam.mx Reunión Informativa Anual, 16 de enero de 2012 Contenido Introducción a Ethernet Ethernet de alta velocidad Implementación

Más detalles

Grado en Ingeniería Informática

Grado en Ingeniería Informática Grado en Ingeniería Informática Competencias Generales y trasversales De acuerdo con la resolución del Consejo de Universidades de fecha 3 de marzo de 2009, para obtener este título de grado en ingeniería

Más detalles

El Centro de Investigación Científica de Yucatán, A.C. a través del Departamento de Instrumentación, ofrece el. Diplomado 2014

El Centro de Investigación Científica de Yucatán, A.C. a través del Departamento de Instrumentación, ofrece el. Diplomado 2014 El Centro de Investigación Científica de Yucatán, A.C. a través del Departamento de Instrumentación, ofrece el Diplomado 2014 en Aplicaciones para la Adquisición, Transferencia y Procesamiento de Datos

Más detalles

AUTOMATIZACIÓN INDUSTRIAL DIPLOMADO

AUTOMATIZACIÓN INDUSTRIAL DIPLOMADO AUTOMATIZACIÓN INDUSTRIAL DIPLOMADO CRONOGRAMA M1 ELECTRO-NEUMÁTICA 3, 4 Y 5 DICIEMBRE 2015 M2 ELECTRO-NEUMÁTICA AVANZADA 7, 8 Y 9 ENERO 20 M3 CONTROLADORES LÓGICOS PROGRAMABLES (PLC S SIEMENS) 21, 22

Más detalles

Metodologías de diseño de hardware

Metodologías de diseño de hardware Capítulo 2 Metodologías de diseño de hardware Las metodologías de diseño de hardware denominadas Top-Down, basadas en la utilización de lenguajes de descripción de hardware, han posibilitado la reducción

Más detalles

Proyectos de Investigación

Proyectos de Investigación Proyectos de Investigación Centro de Sistemas Inteligentes Tecnológico de Monterrey E-mail: leonardo.garrido@itesm.mx Web page: http://homepages.mty.itesm.mx/lgarrido Información n personal Personal homepage:

Más detalles

Academia de Ingeniería XVII Coloquio de Ingreso 26 de Marzo de 2015 Palacio de Minería de la Ciudad de México

Academia de Ingeniería XVII Coloquio de Ingreso 26 de Marzo de 2015 Palacio de Minería de la Ciudad de México Academia de Ingeniería XVII Coloquio de Ingreso 26 de Marzo de 2015 Palacio de Minería de la Ciudad de México Tecnología FPGA para el monitoreo y diagnóstico de fallas en maquinaria industrial Dr. Universidad

Más detalles

PROYECTO CURRICULAR. Electrónica Digital y Microprogramable

PROYECTO CURRICULAR. Electrónica Digital y Microprogramable PROYECTO CURRICULAR Electrónica Digital y Microprogramable Ciclo Formativo Grado Medio Equipos Electrónicos de Consumo CAPACIDADES TERMINALES 1 Analizar funcionalmente circuitos electrónicos digitales,

Más detalles

Plan 95 Adecuado. DEPARTAMENTO: ELECTRÓNICA CLASE: Electiva de Especialidad. ÁREA: ELECTRÓNICA HORAS SEM.: 4 HS. HORAS / AÑO: 64 HS.

Plan 95 Adecuado. DEPARTAMENTO: ELECTRÓNICA CLASE: Electiva de Especialidad. ÁREA: ELECTRÓNICA HORAS SEM.: 4 HS. HORAS / AÑO: 64 HS. Plan 95 Adecuado ASIGNATURA: DISEÑO DE CIRCUITOS INTEGRADOS DIGITALES CODIGO: 95-0407 DEPARTAMENTO: ELECTRÓNICA CLASE: Electiva de Especialidad. ÁREA: ELECTRÓNICA HORAS SEM.: 4 HS. HORAS / AÑO: 64 HS.

Más detalles

Asignaturas antecedentes y subsecuentes

Asignaturas antecedentes y subsecuentes PROGRAMA DE ESTUDIOS INSTRUMENTACIÓN ELECTRONICA Área a la que pertenece: Área de Formación Transversal Horas teóricas: 2 Horas prácticas: 4 Créditos: 8 Clave: F0148 Asignaturas antecedentes y subsecuentes

Más detalles

CURRICULUM-VITÆ. Primaria: 1987-1992: U.E. Colegio La Salle La Colina, Caracas, Venezuela. 1992-1993: Colegio La Salle Paterna, Valencia, España.

CURRICULUM-VITÆ. Primaria: 1987-1992: U.E. Colegio La Salle La Colina, Caracas, Venezuela. 1992-1993: Colegio La Salle Paterna, Valencia, España. CURRICULUM-VITÆ Datos personales: Nombre: José Guzmán Giménez. Lugar y fecha de nacimiento: Caracas, Venezuela; 16 de Abril de 1981. Edad: 28 años. Nacionalidad: Venezolano. Estado civil: Casado. Cédula

Más detalles