Sistemas Electrónicos Digitales
|
|
|
- Natividad Murillo Cáceres
- hace 9 años
- Vistas:
Transcripción
1 Sistemas Electrónicos Digitales Universidad de Alcalá Curso Académico 2014/2015 Curso 3º Cuatrimestre 1º
2 Ejercicio 1 Se dispone de chips de EEPROM de 2Kx8. Realice la ampliación a 8Kx8 manteniendo una señal de selección de chip. Ejercicio 2 Se necesita un bloque de memoria SRAM de 4Kx8, pero únicamente se dispone de dispositivos de 1Kx4. Realice la ampliación requerida de la manera más eficiente e indique el tiempo que se tarda en escribir la totalidad de las posiciones de la memoria ampliada. Ejercicio 3 Se desea un sistema de memoria SRAM de 64Kbytes, pero únicamente se disponen de chips de 16Kx4. Realice la ampliación necesaria para disponer de la memoria requerida. Ejercicio 4 A partir de un chip de memoria SRAM de 4Mx8 y de dos chips SRAM de 2Mx8, obtenga una ampliación de memoria de una capacidad total de 4Mx16 que disponga de señal de chip select, de forma que se maximice la velocidad de acceso. Ejercicio 5 Realice la ampliación de memoria RAM genérica necesaria para obtener un tamaño total de 6Kbytes, a partir de circuitos integrados disponibles sólo en 4Kx4 y 2Kbytes y puertas lógicas. Ejercicio 6 Diseñe con memorias RAM de 128 Kbytes un bloque de memoria de capacidad total 512 Kbytes, utilizando el mínimo número de chips. El ancho de palabra y todos los accesos del nuevo bloque seleccionado será de 16 bits. Ejercicio 7 Se desea implementar un mapa de memoria RAM de 16Kbytes para un microprocesador de 8 bits, para lo cual se dispone de integrados de 16K4, 16K8 y 8K8. Indique justificadamente: 1. Número y tipo de integrado que minimiza la implementación del mapa de memoria comentado. 2. Suponiendo que se eligen integrados de 8K8, implemente el mapa físico pedido, indicando que posiciones de memoria se incluyen en cada chip. Utilice todas las señales del microprocesador y del chip de memoria que sean estrictamente necesarias. Qué tipo de ampliación de memoria se está usando? Ejercicios del Tema 3 2 Sistemas Electrónicos Digitales
3 Ejercicio 8 Se ha diseñado una tarjeta basada en un microprocesador de 8 bits, con bus de direcciones de 24 bits, para realizar el control de acceso a una fábrica. El sistema posee un lector de tarjetas magnéticas, que identifican a los usuarios. Además de permitir el acceso a los usuarios correctamente identificados, el sistema realizará un histórico de los accesos de los mismos, entre otras funcionalidades. Inicialmente se conoce la siguiente información: La aplicación (programa de gestión) tiene un tamaño de 15 Kbytes. Se necesita hacer uso de tablas de datos con información de los usuarios, almacenadas de antemano (antes de que el sistema comience a funcionar) en memoria, con un tamaño máximo de 16Kbytes. La aplicación maneja subrutinas, acepta interrupciones y pasa parámetros a través de memoria. Para el paso de parámetros por memoria se estima un uso máximo de 8Kbytes. Para el resto de operaciones, tanto de lectura como de escritura, se necesitarán 8Kbytes. El área que el sistema dedica a entrada/salida (interfaces con periféricos) ocupa un tamaño de 16Kbytes. 1. Indique razonadamente el número, tipo y tamaño de chips de memoria que utilizaría para implementar el sistema completo, según las especificaciones dadas. 2. Para realizar el mapeado de los elementos se deben tener en cuenta las siguientes premisas: Se debe ocupar el mínimo espacio de memoria, realizando el máximo aprovechamiento de la misma. La memoria EPROM se ubicará a partir de la dirección 0, y la memoria RAM debe ocupar la última dirección del mapa. Las tablas de datos se ubicarán en las últimas posiciones de la memoria que las alberga. El área dedicada a entrada/salida, se debe mapear antes de la memoria RAM. Con las premisas indicadas represente gráficamente el mapa funcional del sistema, indicando las direcciones de comienzo y fin de cada bloque. 3. Realice la lógica de selección del sistema de memoria completo, usando decodificación incompleta. Indique con cuántas direcciones diferentes se accede a cada posición de memoria. Suponga que el microprocesador tiene línea de control de operación R/W# y línea de validación de dirección /AS. 4. Repita el apartado anterior, teniendo en cuenta las siguientes premisas: El microprocesador tiene un bus de datos de 16 bits, divididos en parte alta (D[15:8]) y parte baja (D[7:0]). El mapa se divide en banco par e impar, pudiéndose acceder en tamaño byte (dirección par o impar) o en tamaño 16 bits (sólo direcciones pares). Existe una línea que indica el tipo de acceso, denominada SIZ, que cuando vale 0 significa tamaño byte, y 1 para tamaño 16 bits. Ejercicios del Tema 3 3 Sistemas Electrónicos Digitales
4 Ejercicio 9 Para un sistema digital basado en un microprocesador genérico de 8 bits, se desea implementar el mapa de memoria funcional de la figura 1. Se pide: 1. Complete el mapa de memoria funcional indicando las direcciones de principio y fin de cada una de las zonas de memoria. 2. Diseñe el mapa de memoria físico (sobre la figura 1.2), de manera que el número de circuitos integrados sea mínimo. Puede emplear memorias EPROM y RAM de 8 bits de capacidades: 1 Kbytes, 2 Kbytes, 4 Kbytes, 8 Kbytes, 16 Kbytes y 32Kbytes. Debe indicar las direcciones de inicio y fin de cada circuito integrado, su capacidad y el tipo de memoria empleada. Nota: Las zonas de memoria de usuario y sistema deben estar en circuitos integrados distintos. No es obligatorio que se utilicen todas las posiciones de cada chip, si con ello se consigue reducir el número de circuitos integrados. 0x0000 Programa (8Kb) Constantes (4Kb) 0x0000 0x4000 Datos de usuario (16Kb) Pila de usuario (2Kb) 0xFFFF Datos del sistema (4Kb) Pila del sistema (4Kb) 0xFFFF Figura 1. Mapa de memoria software. Figura 2. Mapa de memoria hardware. Ejercicios del Tema 3 4 Sistemas Electrónicos Digitales
5 Ejercicio 10 En la figura 1 se muestra un diseño de un sistema de memoria, previsto para trabajar con un microprocesador de 8 bits, con una capacidad de direccionamiento de 2Kbytes. 1 3 /CS1 /CS /CS /CS3 8 /CS2 /CS 2 4 A6 /CS A6 /CS4 A7 A6 0 DECO C 1 B 2 A /E 7 /CS1 /CS2 /CS3 /CS4 Figura 1 1. Suponiendo que siempre está habilitado el decodificador, indique la capacidad de cada uno de los circuitos de memoria, así como la del sistema completo. (5 puntos) Circuito 1 Circuito 2 Circuito 3 Circuito 4 Sistema completo Capacidad 2. Se desea incluir el bloque de memoria anterior en el mapa del microprocesador. Añada a la figura 1 los elementos que considere oportunos, para que el sistema de memoria esté ubicado a partir de la dirección 0x400, haciendo uso de decodificación completa. (5 puntos) 3. Suponiendo que el sistema de memoria se mapea correctamente a partir de la dirección 0x400, indique qué direcciones del mapa ocupa cada uno de los circuitos de la figura 1. (5 puntos) Circuito 1 Circuito 2 Circuito 3 Circuito 4 Inicio (Hex) Fin (Hex) Ejercicios del Tema 3 5 Sistemas Electrónicos Digitales
6 Ejercicio 11 Un sistema digital está basado en un procesador de 32 bits que dispone, entre otras líneas, de: 24 líneas de direcciones A[0-23] señal de dirección válida activa a nivel bajo, DV# 3 señales activas a nivel bajo que indican el tamaño del acceso a memoria: Byte, B#; 16 bits, HW#; y 32 bits, W#. El acceso en 16 bits sólo es posible a direcciones pares y el acceso en 32 bits a direcciones múltiplo de 4. Señal indicativa del tipo de operación, R/W# (lectura/escritura#) También se sabe que este microprocesador trabaja con ordenación de datos big endian. El sistema digital necesita como mínimo 256 Kbytes de memoria RAM, 32 Kbytes de ROM (que deben estar colocados en las direcciones más bajas de memoria), 4 periféricos (1 chip por periférico) de 16 registros de 8 bits cada uno. Los chips de memorias disponibles, tanto para ROM como para RAM son de tamaños mínimos de 64 Kbytes En el diseño del mapa de memoria no se desea dejar ninguna dirección intermedia vacía, y se debe realizar la implementación con el mínimo número de chips posibles. 1. Indique las direcciones de inicio y fin de cada uno de los chips que forman parte del sistema Circuito/chip Dir. inicio Dir. fin Funcionalidad/observaciones (si procede) 2. Diseñe la lógica de selección de los elementos del sistema (ROM, RAM, periféricos). Realice mediante circuitos electrónicos la implementación de la misma. Nota: Genere un chip select global por cada bloque (CS ROM, CS RAM, CS per). 3. A partir del CS RAM generado anteriormente, represente la conexión entre todos los chips de memoria RAM y el procesador incluyendo las líneas que intervienen en las operaciones de acceso (direcciones, datos y control). Ejercicios del Tema 3 6 Sistemas Electrónicos Digitales
7 Ejercicio 12 Un procesador de 16 bits trabaja con ordenación big endian, y dispone, entre otras líneas, de: 23 líneas de direcciones A[1-23]. 1 señal de dirección válida activa a nivel bajo, AS#. 2 señales que indican el tamaño del acceso a memoria UDS#, LDS# ( 0 valida la parte correspondiente al bus de datos, UDS# la parte alta y LDS# la parte baja). El acceso a datos de cualquier tamaño siempre debe ser alineado. Señal indicativa del tipo de operación, R/W#. Basado en dicho procesador se realiza un sistema digital que necesita 2048 Kbytes de memoria ROM, 1024 Kbytes de RAM, y 4 periféricos con 8 registros de 8 bits cada uno. La tabla de vectores se encuentra ubicada en las direcciones más altas de memoria. En el diseño del mapa de memoria no se pueden dejar posiciones intermedias vacías, y se debe realizar la implementación con el mínimo número de chips posibles. 1. Indique en qué direcciones base colocaría de cada uno de los chips de memoria RAM y los periféricos que forman parte del sistema, y cuál sería la última posición de memoria que ocuparía cada uno. Chip Dir. inicio Dir. fin Observaciones (si procede) 2. Diseñe la lógica de selección de los elementos del sistema (ROM, RAM, periféricos). Realice mediante circuitos electrónicos la implementación de la misma. Nota: Genere un chip select global por cada bloque (CS ROM#, CS RAM#, CS per#). Ejercicios del Tema 3 7 Sistemas Electrónicos Digitales
8 3. A partir del CS RAM# generado anteriormente, genere el CS# individual de los chips de memoria volátil colocados en el banco más bajo y en el más alto. 4. Represente la conexión entre los chips de memoria y el procesador, incluyendo las líneas que intervienen en las operaciones de acceso (direcciones, datos y control). Asegure que solo se activa OE# si se accede a lectura a dichos chips. Ejercicios del Tema 3 8 Sistemas Electrónicos Digitales
Estructura de Computadores Ingeniería Técnica en Informática de Sistemas. BOLETIN 4: Memoria
BOLTIN : Memoria Nota: n aquellos problemas donde no se indique lo contrario debe suponerse que el espacio de direccionamiento es de K. P. Un sistema basado en un microprocesador dispone de s de K* y una
Procedimiento para el diseño de un mapa de memoria de un sistema basado en microprocesador:
DISEÑO DE BLOQUES DE MEMORIA La ampliación de componentes es una característica del diseño y en el caso de las memorias tiene dos objetivos: Incrementar el tamaño de las palabras. Incrementar el número
ESTRUCTURA Y TECNOLOGÍA DE LOS COMPUTADORES II BOLETÍN 3 MEMORIAS SEMICONDUCTORAS
NOTA: En aquellos problemas donde no se indique lo contrario debe suponerse que el espacio de direccionamiento es de 64K. Problema 1.- Un sistema basado en un microprocesador dispone de 3 RAMs de 8K*8
Tema: MAPAS DE MEMORIA: LÓGICA DE SELECCIÓN, GESTIÓN Y ORDENACIÓN DE LA MEMORIA. J. Luis Lázaro, J. Jesús García "MAPA DE MEMORIA" 0
Tema: MAPAS DE MEMORIA: LÓGICA DE SELECCIÓN, GESTIÓN Y ORDENACIÓN DE LA MEMORIA J. Luis Lázaro, J. Jesús García "MAPA DE MEMORIA" 0 MAPA DE MEMORIA Mapa de memoria Memoria que es capaz de direccionar un
Tema 5: Memorias. Índice Conceptos básicos Parámetros característicos Jerarquía de memoria Memoria principal Tecnologías Estructura Mapa de memoria
Tema 5: Memorias Índice Conceptos básicos Parámetros característicos Jerarquía de memoria Memoria principal Tecnologías Estructura Mapa de memoria Bibliografía Fundamentos de sistemas digitales Thomas
Departamento de Electrónica Electrónica Digital. Mapas de memoria. Bioingeniería Facultad de Ingeniería - UNER
Departamento de Electrónica Electrónica Digital Mapas de memoria Bioingeniería Facultad de Ingeniería - UNER 3/5/23 Electrónica DigitalElectrónica Digital Direccionamiento de las memorias 3/5/23 Electrónica
Cuál es la frecuencia de acceso de una memoria de acceso aleatorio con un tiempo de acceso de 80 nseg. y un tiempo de ciclo de 100 nseg.?.
Cuál es la frecuencia de acceso de una memoria de acceso aleatorio con un tiempo de acceso de nseg. y un tiempo de ciclo de nseg.?. f A Hz t 9 C seg Petición de lectura t A Información disponible t C Información
Memoria. M. en C. Erika Vilches. Parte 6
Memoria M. en C. Erika Vilches Parte 6 Lógica del Chip Como otros circuitos integrados, las memorias semiconductoras vienen en chips encapsulados. Cada chip contiene una matriz de celdas de memoria. Para
Estructura de Computadores. 1. Ejercicios Resueltos 1.1. Tema 3. La unidad de memoria I. La memoria física
Estructura de Computadores Tema 3. La unidad de memoria I. La memoria física Características y clasificación general de las memorias. Diseño de una unidad de memoria. Estructura interna de la memoria estática.
MEMORIA EJERCICIO 1 EJERCICIO 2
MEMORIA EJERCICIO 1 Determinar el mapa de memoria de un procesador con 16 señales de bus de direcciones, una señal de asentimiento de bus de direcciones AS, una señal de lectura R, otra de escritura W
Tutoría 2. Banco de memoria de 8 y 16 bits (8086)
Tutoría 2. Banco de memoria de 8 y 16 bits (8086) RESUMEN Cuando el procesador opera en modo mínimo, éste genera las señales de control para la memoria y los dispositivos de E/S. [1, pág. 292]. Para utilizar
Soluciones a los problemas impares. Tema 5. Memorias. Estructura de Computadores. I. T. Informática de Gestión / Sistemas
Tema 5. Soluciones a los problemas impares Estructura de Computadores I. T. Informática de Gestión / Sistemas Curso 28-29 Tema 5 Hoja: 2 / 36 Tema 5 Hoja: 3 / 36 Base teórica La memoria es el lugar en
Ejercicios del tema 5. Jerarquía de de Memoria
Ejercicios del tema 5. Jerarquía de de Memoria Ejercicio 1. Considere un computador de 32 bits con una caché de 64 KB asociativa por conjuntos de 4 vías y un tiempo de acceso de 4 ns. El tamaño de la línea
Manejo de Entrada-Salida. Arquitectura de Computadoras
Manejo de Entrada-Salida Arquitectura de Computadoras Agenda 1.2.3.1Módulos de entrada/salida. 1.2.3.2Entrada/salida programada. 1.2.3.3Entrada/salida mediante interrupciones. 1.2.3.4Acceso directo a memoria.
Informática Básica. Definiciones. Conceptos generales e historia
Informática Básica Conceptos generales e historia Definiciones Informática: ciencia del tratamiento automático (mediante máquinas) y racional (siguel razonamiento humano) de la información. Computadora:
Sistema electrónico digital (binario) que procesa datos siguiendo unas instrucciones almacenadas en su memoria.
1.2. Jerarquía de niveles de un computador Qué es un computador? Sistema electrónico digital (binario) que procesa datos siguiendo unas instrucciones almacenadas en su memoria. Sistema complejo se estudia
Organización del Computador 1 Memorias
Organización del Computador 1 Memorias Departamento de Computación Facultad de Ciencias Exactas y Naturales Universidad de Buenos Aires Octubre 2009 Jerarquía de las memorias Jerarquía de memorias en un
Práctica final. Emilia Cruz Fernández Martínez
Guadalinex Práctica final Curso 2003/2004 Emilia Cruz Fernández Martínez Desarrollo de una unidad didáctica usando software libre ELEMENTOS FUNCIONALES DE UN ORDENADOR Qué es un ordenador? Es un dispositivo
Procedimiento para el diseño de un mapa de memoria de un sistema basado en microprocesador:
DISEÑO DE BLOQUES DE MEMORIA La ampliación de componentes es una característica del diseño y en el caso de las memorias tiene dos objetivos: Incrementar el tamaño de las palabras. Incrementar el número
LECCIÓN N 13 MICROCOMPUTADORES
LECCIÓN N 13 MICROCOMPUTADORES Introducción: Conceptos básicos Sistema microcomputador Unidad Central de Proceso (CPU) 13-1 Introducción Por qué surgen los microprocesadores? Circuitos digitales Avance
Memorias: Definiciones y características (1)
Memorias: Definiciones y características (1) Un memoria es un dispositivo físico capaz de almacenar información. Existen una gran variedad de parámetros que permiten caracterizar o clasificar una memoria:
INSTITUTO POLITÉCNICO NACIONAL ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRICA INGENIERIA EN COMUNICACIONES Y ELECTRÓNICA ACADEMIA DE COMPUTACIÓN
INSTITUTO POLITÉCNICO NACIONAL ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRICA UNIDAD CULHUACAN INGENIERIA EN COMUNICACIONES Y ELECTRÓNICA ACADEMIA DE COMPUTACIÓN LABORATORIO DE CIRCUITOS DIGITALES
Manejo de Entrada-Salida. Arquitectura de Computadoras
Manejo de Entrada-Salida Arquitectura de Computadoras Agenda 1.2.3.1Módulos de entrada/salida. 1.2.3.2Entrada/salida programada. 1.2.3.3Entrada/salida mediante interrupciones. 1.2.3.4Acceso directo a memoria.
Memorias de Semiconductor. Departamento de Electrónica Curso 2010/11
s de Semiconductor Curso 2010/11 Índice Introducción Clasificación de las memorias El chip de memoria Estructura interna de una memoria Cronogramas de acceso s RAM estáticas s RAM dinámicas s ROM s PROM
Tema 6: Periféricos y entrada-salida
Enunciados de problemas Tema 6: Periféricos y entrada-salida Estructura de Computadores I. T. Informática de Gestión / Sistemas Curso 2008-2009 Tema 6: Hoja: 2 / 8 Tema 6: Hoja: 3 / 8 Base teórica Al diseñar
Controlador de Interrupciones (Versión programable) Manual de Usuario
Controlador de Interrupciones (Versión programable) Manual de Usuario Índice de contenido 1. Características...2 2.Descripción general...3 3.Descripción funcional...3 4.Estructura Interna...4 4.1 Bloque
ESTRUCTURA DE COMPUTADORES
ESTRUCTURA DE COMPUTADORES AUTOEVALUACIÓN Tema 0 1. Cuál es el elemento dominante de una operación AND? Y de una O? 2. Para la representación de números binarios con signo qué ventajas tiene el complemento
Estructura del Computador
ARQ. DE COMPUTADORAS Arquitectura de Computadoras Villalobos Universidad Peruana Union Filial Tarapoto Semana 02.2 Estructura del Computador El modelo von Neumman Formado por 5 componentes principales:
Todos los sistemas basados en procesadores tienen dos tipos de memorias:
Todos los sistemas basados en procesadores tienen dos tipos de memorias: Memorias ROM (Read Only Memory) Contienen el programa y datos permanentes del sistema. Memorias RAM (Random Access Memory) Contienen
Organización de Computadoras. Clase 10
Organización de Computadoras Clase 10 Temas de Clase Memoria Cache Memoria Externa Notas de Clase 10 2 Memoria Caché Históricamente CPU han sido más rápidas que las memorias. El aumento de circuitos que
1. Componentes básicos
Tema 7: Estructura de los ordenadores 1. Componentes básicos 2. Estructura general de un ordenador 3. Unidades funcionales del ordenador 4. Dispositivos periféricos 5. Estructura de un PC 1 1. Componentes
Semestre 2015-2 LABORATORIO DE DISPOSITIVOS DE ALMACENAMIENTO Y DISPOSITIVOS DE ENTRADA - SALIDA
Semestre 2015-2 LABORATORIO DE DISPOSITIVOS DE ALMACENAMIENTO Y DISPOSITIVOS DE ENTRADA - SALIDA PREVIO 3 MEMORIAS DE LECTURA ESCRITURA SEMICONDUCTORAS, RAM`s 1- Explique cuantos tipos de memoria RAM existen
Problemas de estructura y tecnología de computadores Hoja 6: Temas 12, 13 y 14
Problemas de estructura y tecnología de computadores Hoja 6: Temas 12, 13 y 14 1) Diseñar una memoria de 640 Kbytes (512Kbytes de RAM y 128 Kbytes de ROM) accesible a nivel de byte, empleando chips de
Tema 4. Estructura de un ordenador elemental
Tema 4. Estructura de un ordenador elemental 4.1. Codicación interna de la información 4.2. Estructura funcional de un ordenador Arquitectura von Neumann Unidades funcionales Conexiones entre unidades
Curso sobre Controladores Lógicos Programables (PLC).
CURSO Curso sobre Controladores Lógicos Programables (PLC). Por Ing. Norberto Molinari. Entrega Nº 2. Estructura de los PLC s. Aquí vamos a conocer a los PLC s en su parte física o hardware, no sólo en
UD.-9. Análisis y diseño de circuitos con memorias.
UD.-9. Análisis y diseño de circuitos con memorias. José Gorjón JOSE GORJON 1-1 Índice Objetivos. Introducción. Clasificación de las memorias. Características generales de una memoria. Estructura y organización
Mapeo en el P 8086 de Intel
Mapeo en el P 8086 de Intel Ing. Silvia Domizi Ing. Diego Alegrecci Mapeo Microprocesador 8086 1 Introducción Mapeo Microprocesador 8086 2 Mapeo Mapear un dispositivo, es asignarle un intervalo definido
Unidad de Promoción y Desarrollo Guadiana OBJETIVO GENERAL
Unidad de Promoción y Desarrollo Guadiana OBJETIVO GENERAL Conocer los elementos básicos de un ordenador, identificar sus elementos principales, diferenciando aquellos que forman parte de su hardware y
Enunciados de problemas. Tema 5. Memorias. Estructura de Computadores. I. T. Informática de Gestión / Sistemas
Enunciados de problemas Tema 5. Estructura de Computadores I. T. Informática de Gestión / Sistemas Curso 2008-2009 Tema 5 Hoja: 2 / 14 Tema 5 Hoja: 3 / 14 Base teórica La memoria es el lugar en el que
Abre el PC y encuentra e identifica los siguientes elementos. a) PS/2 b) puerto paralelo c) puertos serie d) Puerto VGA
EJERCICIOS 1 Actividad Abre el PC y encuentra e identifica los siguientes elementos CONECTORES EXTERNOS a) PS/2 b) puerto paralelo c) puertos serie d) Puerto VGA e) puerto de juegos f) conector DVI-I g)
Software: Son los programas que organizan y coordinan de forma lógica las distintas funciones.
Hardware: Son los elementos físicos como el monitor, teclado, ratón o impresora. Software: Son los programas que organizan y coordinan de forma lógica las distintas funciones. 1 Recuerda si los siguientes
PROBLEMAS TEMA 2: Unidad de memoria Problemas propuestos en examen ORGANIZACIÓN DE MEMORIA
PROBLEMAS TEMA 2: Unidad de memoria Problemas propuestos en examen ORGANIZACIÓN DE MEMORIA PROBLEMA 2.13 Indicar si las siguientes afirmaciones son verdaderas o falsas. Para diseñar un módulo de memoria
La memoria ROM Éste es un tipo de memoria de sólo lectura que almacena, de modo permanente, un programa creado por el fabricante.
17. Las memorias En una computadora, las memorias son componentes esenciales o chips que sirven para almacenar tanto instrucciones de los diversos programas como información variada. Prácticamente, cada
ARQUITECTURA DE LOS AUTOMATAS PROGRAMABLES
ARQUITECTURA DE LOS AUTOMATAS PROGRAMABLES Un autómata programable es: Un equipo electrónico, basado en un microprocesador o microcontrolador, que tiene generalmente una configuración modular, puede programarse
LECCIÓN 1. DISEÑO DE SISTEMAS DE MEMORIA
SISTEMAS DE MEMORIA DEL COMPUTADOR LECCIÓN 1. DISEÑO DE SISTEMAS DE MEMORIA Departamento de Informática. Curso 2005-2006 1 CARACTERÍSTICAS GENERALES DE LA MEMORIA (I) Capacidad : Mide la cantidad de información
Tema 5.- Memorias. ---***---
Tema 5.- Memorias. 1. Conceptos básicos generales. 2. Organización de mapas de memorias. 2.1. Objetivos. 2.2. Ejemplo de conexión entre un procesador genérico y la memoria. 2.3. Ejemplo de conexión entre
6 Métodos de replicación física de particiones y discos duros en equipos microinformáticos
6 Métodos de replicación física de particiones y discos duros en equipos microinformáticos MANTENIMIENTO 6.1 Particiones de discos: tipos de particiones y herramientas de gestión I N T R O D U C C I O
4.1 Dispositivos y manejadores de dispositivos: device drivers
Unidad IV: Administración de entrada/salida 4.1 Dispositivos y manejadores de dispositivos: device drivers Se pueden clasificar en dos grandes categorías: 1. Dispositivos de bloque 2. Dispositivos de carácter
Diagrama a bloques de una computadora
Diagrama a bloques de una computadora Memoria Primaria Bus de Datos Bus de Dato s Bus de Direccione s Procesador Bus de Direcciones Memoria Secundaria Unidad de Control ALU Bus Interno Registros Bus de
1. El "cerebro" de la computadora, el CPU, consiste principalmente de varios millones de pequeños interruptores electrónicos, llamados transistores.
2 Verdadero/Falso Indique si la oración es verdadera o falsa. 1. El "cerebro" de la computadora, el CPU, consiste principalmente de varios millones de pequeños interruptores electrónicos, llamados transistores.
Decodificadores y Demultiplexores. Pedro Fernández Ignacio de la Rosa
Decodificadores y Demultiplexores Pedro Fernández Ignacio de la Rosa Decodificadores El trabajo de un decodificador, es recibir como entradas códigos en binario (N bits) y activar una de las M salidas,
PROBLEMAS TEMA 1: Estructuras de interconexión de un computador
PROBLEMAS TEMA 1: Estructuras de interconexión de un computador Problemas propuestos en examen PROBLEMA 1. Una CPU que emplea un tamaño de palabra de 16 bits tiene un repertorio de 16 instrucciones con
POWER PC. Indice ARQUITECTURA DE COMPUTADORES. Antonio del Amo Ruiz. 1. Introducción. 2. Tecnología RISC. 3. Arquitectura de la CPU Power PC
ARQUITECTURA DE COMPUTADORES POWER PC Antonio del Amo Ruiz 1. Introducción 2. Tecnología RISC Indice 3. Arquitectura de la CPU Power PC 4. Modelos del Power PC 5. Comparación entre Power PC, Pentium y
Definición de Sistema Operativo
Definición de Sistema Operativo El sistema operativo es el programa (o software) más importante de un ordenador. Para que funcionen los otros programas, cada ordenador de uso general debe tener un sistema
PROBLEMAS DE ESTRUCTURA DE LOS COMPUTADORES MAPAS DE MEMORIA
PROBLEMAS DE ESTRUCTURA DE LOS COMPUTADORES EJERCICIO : Una CPU cuenta con un ancho de palabra de 6 bits. Se quiere dotar a esa CPU de una memoria con las siguientes características: 256 Kpalabras (256
Unidades Funcionales de la Computadora
Unidades Funcionales de la Computadora Unidad Central de Proceso Es el cerebro de la computadora, el lugar donde se manipulan los datos. Cada CPU tiene dos partes básicas: la unidad de control y la unidad
DISEÑO LOGICO CON DISPOSITIVOS LOGICOS PROGRAMABLES (PLD S) ING. LUIS F. LAPHAM CARDENAS PROFESOR INVESTIGADOR DIVISION DE ELECTRONICA C.E.T.I.
DISEÑO LOGICO CON DISPOSITIVOS LOGICOS PROGRAMABLES (PLD S) ING. LUIS F. LAPHAM CARDENAS PROFESOR INVESTIGADOR DIVISION DE ELECTRONICA C.E.T.I. RESUMEN En este artículo intentamos mostrar el cambio dramático
Memoria y Entrada/Salida Tecnología Organización - Expansión
Universidad Simón Bolívar Departamento de Electrónica y Circuitos EC2721 Arquitectura del Computador I Prof. Osberth De Castro Clase 05 Memoria y Entrada/Salida Tecnología Organización - Expansión La memoria
EJEMPLO DE DISEÑO DE MEMORIA
EJEMPLO DE DISEÑO DE IA Se trata de diseñar una memoria de 5Kx a partir de módulos Kx, y Kx, teniendo en cuenta que los primeros 64K deben ser y el resto. Además del diseño general, indicar cómo quedaría
Arquitectura de Computadores II Clase #3
Clase #3 Facultad de Ingeniería Universidad de la República Instituto de Computación Curso 2010 Veremos Registros Repertorio de instrucciones Modos de direccionamiento El stack Formatos de datos Control
UNIVERSIDAD DE CHILE FACULTAD DE CIENCIAS FÍSICAS Y MATEMÁTICAS DEPARTAMENTO DE INGENIERÍA INDUSTRIAL CONTROL #3
UNIVERSIDAD DE CHILE FACULTAD DE CIENCIAS FÍSICAS Y MATEMÁTICAS DEPARTAMENTO DE INGENIERÍA INDUSTRIAL CURSO : IN47A GESTIÓN DE OPERACIONES PROFESOR : A. SAURÉ A. WEINTRAUB AUXILIARES : J. PASSI J. RODRÍGUEZ
La dirección de broadcast de una subred será la inmediatamente inferior a la subred siguiente.
SUBREDES y EJERCICIOS Paso 1 Piense en binarios Paso 2 Encuentre la mascara contando de izquierda a derecha los bits que tomara prestados del rango de host. Cada uno tendrá dos estados, un bit dos subredes,
Memorias. Docente: Ing. Víctor Cárdenas Schweiger
Memorias Docente: Ing. Víctor Cárdenas Schweiger 2016 1 Qué es una memoria RAM? Es la memoria donde se almacenan los datos (programas) con los que se están trabajando en ese momento. Es un dispositivo
EJERCICIOS DEL TEMA 4
Computación de Altas Prestaciones 1 EJERCICIOS DEL TEMA 4 SISTEMAS MULTIPROCESADOR (MEMORIA COMPARTIDA) 1. Se diseña un procesador con un único nivel de memoria caché con tasa de fallos del 6% y tamaño
4.2 COMBINAR CORRESPONDENCIA UTILIZANDO OTROS ORÍ-
4.2 COMBINAR CORRESPONDENCIA UTILIZANDO OTROS ORÍ- GENES DE DATOS Los nombres, las direcciones y otros tipos de información que podemos incluir en los documento de la combinación de correspondencia pueden
En el entorno de la informática, proporciona una descripción de la construcción y distribución física de los componentes de la computadora.
Concepto de computadora: Máquina electrónica rápida y exacta que es capaz de aceptar datos a través de un medio de entrada (input), procesarlos automáticamente bajo el control de un programa previamente
Desafíos de las pilas en equipos electrónicos portátiles. Escrito por gm2 Viernes, 08 de Abril de 2011 08:39
Los avances en las tecnologías de procesamiento de semiconductores han hecho posible la existencia de dispositivos de alto rendimiento más pequeños a precios muy competitivos. Estos factores han abierto
DIAGRAMA A BLOQUES DE UNA COMPUTADORA
DIAGRAMA A BLOQUES DE UNA COMPUTADORA BUS DE DATOS: Interconecta los dispositivos de entrada/salida, la memoria RAM y el CPU. BUS DE DIRECCIONES: Se utiliza para direccional las localidades de memoria
Decodificadores/Demultiplexores. Grupo 9 Javier de Gregorio Menezo Laro de la Fuente Lastra Raúl Fernández Díaz
Decodificadores/Demultiplexores Grupo 9 Javier de Gregorio Menezo Laro de la Fuente Lastra Raúl Fernández Díaz Decodificadores Un decodificador (DEC) es un circuito combinacional que convierte un código
Introducción a la seguridad en redes IP
Introducción a la seguridad en redes IP Tabla de Contenidos 1. Introducción a la seguridad en redes IP... 2 1.1 Funcionamiento de TCP e IP... 2 Interfaces de protocolo... 3 1.2 El protocolo Internet...
TEMA 2. ORGANIZACIONES DE FICHEROS Y ESTRUCTURAS DE ACCESO
TEMA 2. ORGANIZACIONES DE FICHEROS Y ESTRUCTURAS DE ACCESO 1. Introducción 2. Conceptos fundamentales de organizaciones de ficheros 3. Dispositivos de almacenamiento secundario 4. Ficheros desordenados
Contenidos. Arquitectura de ordenadores (fundamentos teóricos) Elementos de un ordenador. Periféricos
Arquitectura de ordenadores (fundamentos teóricos) Representación de la información Estructura de un microprocesador Memorias Sistemas de E/S Elementos de un ordenador Microprocesador Placa base Chipset
Qué es una computadora?
Qué es una computadora? La computadora es una máquina de tipo electrónico-digital, capaz de procesar información a gran velocidad y con gran precisión, previa programación correcta del ser humano. Qué
Universidad simón Bolívar Departamento de Electrónica y Circuitos / Sección de Sistemas Digitales EC2721 Arquitectura del Computador I
Universidad simón Bolívar Departamento de Electrónica y Circuitos / Sección de Sistemas Digitales EC2721 Arquitectura del Computador I Problemario: Memoria / Entrada Salida / Buses / Punto Flotante PARTE
Practica 3 TDM Switch Analógico
Universidad de San Carlos de Guatemala Facultad de Ingeniería Escuela de Mecánica Eléctrica Laboratorio de Electrónica Comunicaciones 1 Segundo Semestre 2016 Auxiliar: Rodrigo de León Multiplexación Practica
Hardware II El ordenador y los periféricos
Hardware II El ordenador y los periféricos 1. Qué es un ordenador? Un ordenador es una máquina capaz de realizar cálculos aritméticos, operaciones lógicas y cualquier tratamiento con la información. La
TERMÓMETRO SENSOR DE TEMPERATURA CON CONEXIÓN AL PC
ELECTRÓNICA INTEGRADA I.T. Informática Sistemas TERMÓMETRO SENSOR DE TEMPERATURA CON CONEXIÓN AL PC ELECTRÓNICA INTEGRADA Joaquín Llano Montero Javier Moreno García José Luis Leal Romero Ingeniería Técnica
Para implementar una memoria de mayor capacidad se deben considerar los siguientes pasos:
UNIVERSIDAD NACIONAL AUTONOMA DE MEXICO FACULTAD DE INGENIERIA LAB. DISPOSITIVOS DE ALMACENAMIENTO Y DE E/S PREVIO #5 IMPLEMENTACION DE MEMORIAS DE MAYOR CAPACIDAD 1. Investigar los pasos que se deben
Clase Práctica Memoria Caché
Organización del Computador 1 Facultad de Ciencias Exactas y Naturales Universidad de Buenos Aires 26 de Octubre de 2010 Clase Práctica Memoria Caché Qué es la memoria caché? En el sentido general, un
Trabajo Práctico Nro 2: Mapeo Decodificación
Año:00 Trabajo Práctico Nro : Mapeo Decodificación Trabajo Práctico Nro : Mapeo Decodificación Introducción Estructura básica de buses (Arquitectura Von Newman) Bus de Dirección Bus de Datos Bus de Control
ESTRUCTURA Y TECNOLOGÍA DE COMPUTADORES PRÁCTICAS DE LÓGICA CABLEADA
ESTRUCTURA Y TECNOLOGÍA DE COMPUTADORES PRÁCTICAS DE LÓGICA CABLEADA INGENIERÍA TÉCNICA EN INFORMÁTICA DE GESTIÓN - 2008 PRÁCTICAS DE ESTRUCTURA Y TECNOLOGÍA DE COMPUTADORES Página 2 INTRODUCCIÓN En el
Las palabras clave y otros términos que se han resaltado en negrita se encuentran en el glosario final del libro.
AUTOTEST 669 PALABRAS CLAVE Las palabras clave y otros términos que se han resaltado en negrita se encuentran en el glosario final del libro. Bus Conjunto de interconexiones que establece la interfaz entre
Decodificador de Direcciones de Memoria en una GAL
Decodificador de Direcciones de Memoria en una GAL La decodificación de memoria es una aplicación típica de los dispositivos lógicos programables, y la siguiente describe la implementación con ABEL-HDL
PREGUNTAS ABIERTAS. 4. QUE SIGNIFICAN LAS SIGLAS IDE? R: EL SIGNIFICADO DE LAS SIGLAS EN INGLES ES: INTEGRATED DRIVE ELECTRONICS
PREGUNTAS ABIERTAS. 1. CUALES SON LOS DISPOSITIVOS DE ALMACENAMIENTO MAS COMUNES? R: LOS TIPOS MÁS COMUNES DE DISPOSISITIVOS DE ALMACENAMIENTO SON: *UNIDADES DE DISCO RIGIDOS. *UNIDADES DE DISKETTE. *UNIDADES
Topología de red: Topología en Malla
Topología de red: Topología en Malla En una topología en malla, cada dispositivo tiene un enlace punto a punto y dedicado con cualquier otro dispositivo. El término dedicado significa que el enlace conduce
Componentes indispensables Un (1) 74LS181 ALU Un (1) 74 LS 47 Un display 7seg CA
Universidad Simón Bolívar Departamento de Electrónica y Circuitos EC1723, Circuitos Digitales Trimestre Laboratorio - Práctica 2: Circuitos Combinatorios de Media Escala de Integración Objetivo: Familiarizarse
T1: INTRODUCCIÓN A LA INFORMÁTICA
T: INTRODUCCIÓN A LA INFORMÁTICA.- CONCEPTOS BÁSICOS INFORMÁTICA: INFORmación, y automática Un ordenador o computador es un aparato electrónico capaz de recibir información, procesarla a gran velocidad,
ESTRUCTURA Y TECNOLOGÍA DE COMPUTADORES II BOLETÍN 4 MICROPROCESADOR MC 68000
1.- Partiendo de la siguiente situación inicial, donde se indica el contenido de ciertos registros y direcciones de memoria: Dirección Contenido Registro Contenido 800 08 A0 0000 0802 801 03 A1 0000 0804
CAPITULO 6 Interfaz de comunicación con Visual Basic
Consecuentemente, se lee un byte desde la dirección en memoria 0 hasta la dirección actual en el momento de la lectura; por último, se resetea la variable ADDRESS.DIR y se habilitan nuevamente las interrupciones
INSTRUCCIONES DE USO DE LA BASE DE DATOS DE EXPERTOS EN SEGURIDAD ALIMENTARIA Y NUTRICIÓN
INSTRUCCIONES DE USO DE LA BASE DE DATOS DE EXPERTOS EN SEGURIDAD ALIMENTARIA Y NUTRICIÓN 1. Introducción La base de datos de Expertos en Seguridad Alimentaria y Nutrición de la AECOSAN es una base abierta
TRABAJO PRACTICO Nº 3 PROCESADOR DE TEXTOS -
TRABAJO PRACTICO Nº 3 PROCESADOR DE TEXTOS - Consignas (no se copian, se leen solamente) Copiar el siguiente documento, respetando el tipo, color y tamaño de letra, así como los estilos usados en el mismo.
TEMA 11 MEMORIAS. CIRCUITOS LÓGICOS PROGRAMABLES
TEMA 11 MEMORIAS. CIRCUITOS LÓGICOS PROGRAMABLES 1 CLASIFICACIÓN SEGÚN SU TECNOLOGÍA 2 PARAMETROS FUNDAMENTALES DE LAS MEMORIAS Modo de acceso: Aleatorio (RAM, Random Access Memory) Serie Alterabilidad
