SASE MARZO 2010 - PRELIMINAR TDP Inertial Reference Unit
SBC695 HARDWARE Introducción. Diagrama en Bloques. SBC21020 SBC695 CPU SBC21020. Diagrama Características Generales. Características Rad Hard. Canales de Comunicaciones Mil1553 CAN. RS-422 boot logic. Manejo de Interrupciones. FPGA- EDAC CPU SBC695 Canales de Comunicaciones RS-422 Manejo de Interrupciones Diseño del circuito impreso. Disipación del calor. Resultados. Ensamble mecánico, ensayos térmicos. Preformadora para CI.
SBC21020 -SOFTWARE Descripción General Esquema simplificado SBC21020 CAN_ 2 IFOGs CAN_ 1 SBC695-GPS
SBC21020 DIAGRAMA EN BLOQUES FUNCIONAL RS422 ISO-11898 LVDS MIL1553 UART CAN IEEE-1355 BUSES TSC21020 DATA RAM 512KW EDAC TSC21020 EDAC PROGRAM EEPROM 384KX16 EEPROM 128KW PROGRAM RAM 512KX48 JTAG EDAC BOOT LOGIC UART SERVICIO
SBC695 DIAGRAMA EN BLOQUES
SBC21020 CPU TSC21020F CARACTERÍSTICAS GENERALES Procesador de punto flotante (IEEE-754) superescalar @ Arquitectura Harvard Off-Chip @ Performance 20 MIPS, 40MFLOPS @ Formato de datos de punto flotante de 32 bits y 40 bits @ Formato de datos de punto fijo de 32 bits, con acumuladores de 80 bits @ Secuenciador de programa eficiente @ Cambio de registros de contexto en 1 ciclo @ 100% compatible con ADSP-21020 (Analog Devices) CARACTERÍSTICAS RAD HARD @ No presenta SEL por debajo de un umbral de LET de 80MeV/mg/cm 2 @ Ensayado con dosis totales de 100krads (SI) de acuerdo a metodo 1019 de norma MIL STD 883 @ Tasa SEU en orbita GEO mejor que 5e-7 Errores/Disp/Día (peor caso) @ Grados de calidad ESCC 9512/002 y QML-Q ó V con 5962-99539
SBC21020 CPU TSC21020F
2.56 x 10 5 SBC21020-SBC695 CANALES DE COMUNICACIONES MIL1553 ADDRESS AND DATA BUS CONTROLADOR BU-61580 TRANSFORMADOR BUS-29854 BUS-29854 CONECTOR DE SALIDA Twinax CANALES DE COMUNICACIONES CAN CONTROLADOR I SELECTOR DRIVER AT7908E CAN TX CAN RX CD4052 CAN TXA/A CAN TXA/B CAN RXA/A J1 PRINCIPAL CONTROLADOR II AT7908E CAN TX CAN RX CD4052 CAN TXA/B CAN TXB/A CAN TXB/B CAN RXB/A S1 J2 J3 SECUNDARIO AUXILIAR CAN TXB/B
SBC21020 SBC695 CANALES DE COMUNICACIONES IEEE1355 DUAL PORT RAM CONTROLADOR I DRIVERS CONECTORES M67025E (8k x 16) M67025E (8k x 16) TSS901E J1 J2 PRINCIPAL SECUNDARIO ADDRESS AND DATA BUS DUAL PORT RAM M67025E (8k x 16) M67025E (8k x 16) CONTROLADOR II TSS901E DRIVERS CONECTORES J1 J2 J3 PRINCIPAL SECUNDARIO AUXILIAR ADDRESS AND DATA BUS
SBC21020 CANALES DE COMUNICACIONES -RS422 CONTROLADOR I DRIVER CONECTORES J1 J2 J9 PRINCIPAL SECUNDARIO Umbilical CONTROLADOR II J9 Umbilical Boot_control_FPGA
SBC21020 -HARDWARE MANEJO DE INTERRUPCIONES CPU AT40K Irq3 EDAC-P INTADC INTPORT TSC21020 Irq2 Irq1 Irq0 MIL1553 CAN1 CAN2 IEEE1355-1 IEEE1355-2 INTSync.
SBC21020 FPGA AT40KFL040 Distribución de funciones Boot_control_FPGA Circuito de control y booteo. Control de Watchdog. Reloj de tiempo de misión. Selector entrada PPS. EDAC memoria de programa. Interfaz de servicio. 1 Uart. FPGA2 Circuitos de comunicaciones 5 UART. Selector de periféricos. EDAC memoria de datos. Control de Interrupciones. Control del controlador CAN. Control del conversor ADC. Control del controldor 1355.
SBC21020 FPGA AT40KFL040 EDAC EDAC CPU AT40K CS TSC21020 RD/WR SELECTOR DATABUS RD/WR ADDRESSBUS DATA MEMORY/PROGRAMM MEMORY EDAC - Funcionamiento en Paralelo. - Implementa código de Hamming extendido. - Detección de 2 bits de error, corrección de 1. - En caso de 2 Bits. Indica en Registro pero no corrige. Modos de trabajo. - Corrección. - Corrección y re-escritura.
SBC695 DIAGRAMA EN BLOQUES
Características de la CPU, CODIGO: TSC695F, ATMEL CARACTERÍSTICAS GENERALES SBC695 Unidad Integrada Basada en Arquitectura RISC SPARC V7 de Alta performance. Unidad de Punto Flotante Optimizada para 32/64-bit. Periféricos On-chip EDAC y Generador y Corrector de Paridad Interface de Memoria Timers Controlador de Interrupciones con 5 Entradas Externas Interface de Propósitos Generales (GPI) Dual UART Interface 8- or 40-bit boot-prom (Flash). IEEE 1149.1 Puerto de Acceso a Prubas(Test Access Port - TAP) para Debugging and Test. Performance: 20 MIPs/5 MFlops (Doble Precisión) a SYSCLK = 25 MHz. CARACTERÍSTICAS RAD HARD Testeado hasta Dosis Totales de 300 KRADs (Si) de acuerdo a MIL STD 883 Método 1019. SEU Tasa de Eventos mejor que 3 E-8 Error/Componente/Dia (Peor Caso). No presenta SEL por debajo de un umbral de LET de 80 MeV/mg/cm2. Grado de Calidad: ESCC con 9512/003 y QML-Q o V con 5962-00540.
SBC695 CPU
SBC695 CANALES DE COMUNICACIONES - RS422
SBC695 MANEJO DE INTERRUPCIONES
SBC21020 SBC695 DISEÑO DEL CIRCUITO IMPRESO Observaciones: La tarea de definición y selección de componentes es ardua y consume muchas horas-hombre. La información provista por los fabricantes es insuficiente en muchos casos. La experiencia lograda aquí puede compartirse con otros grupos para ahorrar tiempos.
Diseño PCB Multicapa @ 10 Capas 5 Capas para conexionado de señales 4 Capas para planos de alimentación 1 Capa para disipación de calor SBC21020 SBC695 CIRCUITO IMPRESO
SBC21020 SBC695 CIRCUITO IMPRESO Plano para disipación de calor - Potencia aprox. a disipar : 9 Watt (valores similares en ambas placas) Via de Fij ación Sol dadur a Pl ano de Disipación Vias Ter micas Sopor t e
SBC21020 CIRCUITO IMPRESO
SBC695 CIRCUITO IMPRESO FABRICADO BOTTOM TOP
Ensamble mecánico final SBC21020-SBC695
SBC21020-SBC695
SBC21020-SBC695
Design Test Implementation & Results MEDICION TEMPERATURA FRAME 2 Ambiente: horno - Presión: 1 atm 70 65 60 55 50 Ser ie1 Ser ie2 Ser ie3 Ser ie4 Ser ie5 Ser ie6 Ser ie7 Ser ie8 Ser ie9 Temperatura [ºC] 45 40 35 30 25 20 15 10 0 5 10 15 20 25 30 35 40 45 50 55 60 65 70 75 Tiempo [min]
GRACIAS POR SU ATENCIÓN!