ANTONIO LLORIS RUIZ. Ficha de investigador. Ficha del Directorio. Producción 60. Proyectos dirigidos 3. Actividades 0

Tamaño: px
Comenzar la demostración a partir de la página:

Download "ANTONIO LLORIS RUIZ. Ficha de investigador. Ficha del Directorio. Producción 60. Proyectos dirigidos 3. Actividades 0"

Transcripción

1 Ficha de investigador ANTONIO LLORIS RUIZ Grupo de Investigación: DITEC - TECNICAS DIGITALES (Cod.: TIC127) Departamento: Universidad de Granada. Electrónica y Tecnología de Computadores Código ORCID: Código: Ficha del Directorio Producción 60 Artículos (28) Libros (14) s de Libros (7) dirigidas (11) Evolución producción Capítu Libros Artículos 1989 Proyectos dirigidos Proyectos (3) Contratos (0) Convenios (0) Año Proyectos en curso por año Conve Contr Proye Año Actividades 0

2 Titulo publicación Fuente Tipo Fecha A new area-efficient bcd-digit multiplier Digital signal processing Articulo 2017 Comments on 'fast architecture for decimal digit multiplication' Microprocessors and microsystems Articulo 2016 Algebraic circuits Springer Libros 2014 Desarrollo de nuevas estrategias de sincronización para vlsi en sistemas de procesamiento rns Minimum-clock-cycle itoh-tsujii algorithm hardware implementation for cryptography applications over gf(2m) fields Protección de la propiedad intelectual de circuitos digitales para la síntesis de descripciones de alto nivel Ipp@hdl: efficient intellectual property protection scheme for ip cores 2012 Electronics letters Articulo 2012 Ieee transactions on very large scale integration (vlsi) systems 2008 Articulo 2007 Intellectual property protection for rns circuits on fpgas Lecture notes in computer science Articulo 2004 A fast qrns-based algorithm for the dct and its fieldprogrammable logic implementation Design and implementation of high-performance rns wavelet processors using custom ic technologies Journal of circuits, systems and computers Articulo 2003 Journal of vlsi signal processing Articulo 2003 Design and implementation of rns-based adaptive filters Lecture notes in computer science Articulo 2003 Implementación de filtros adaptativos usando el sistema numérico de residuos Implementation of rns-based distributed arithmetic discrete wavelet transform architectures using field-programmable logic Rns-based implementation of 8x8 point 2d-dct over fieldprogrammable devices Computación reconfigurable & fpgas 2003 Journal of vlsi signal processing Articulo 2003 Electronics letters Articulo 2003 Sistemas digitales Mc graw-hill Libros 2003 A new methodology for efficient synchronization of rnsbased systems Clock distribution in rns-based vlsi systems Control pid de altas prestaciones basado en el sistema numérico de residuos. Fast rns fpl-based communications receiver design and implementation Lecture notes in computer science Articulo 2002 World scientific and engineering society press 2002 Mundo electrónico (barcelona) Articulo 2002 Lecture notes in computer science Articulo 2002 Rns-enabled digital signal processor design Electronics letters Articulo 2002 Control pid sobre dispositivos programables. Mundo electrónico (barcelona) Articulo Desarrollo de un sistema de compresión de imágenes basado en la transformada discreta coseno Implementación de la transformada discreta coseno sobre dispositivos programables. Libros Revista española de electrónica Articulo Instrumentos, métodos y equipos de medida P. garcía fernández Libros Introducción a la informática Mc graw-hill Libros Nuevas estructuras rns para la síntesis vlsi de sistemas de procesamiento digital de señales Pid control over programmable devices Mundo electrónico (barcelona) Articulo Procesamiento de imágenes utilizando la transformada discreta coseno. Procesamiento digital de señales haciendo uso del sistema Revista española de electrónica Articulo Libros

3 numérico de residuos Procesamiento digital mediante el sistema numérico de residuos. utilización de dispositivos programables Proceso digital mediante el sistema numérico de residuos. utilización de dispositivos programables. Rns implementation of two dimensional discrete cosine transform over fpl devices A dct architecture based on complex residue number systems Arquitecturas eficientes para la transformada discreta coseno utilizando el sistema numerico de residuos A[r]quitecturas eficientes para el procesamiento digital de imágenes utilizando el sistema numérico de residuos Fpl implementation of a simd risc rns-enabled dsp Libros Mundo electrónico (barcelona) Articulo Mundo electrónico (barcelona) Articulo Advances in systems science: measurement, circuits and control Advances in signal processing, robotics and communications Signal processing, communications and computer science Libros New issues in object interoperability Lecture notes in computer science Articulo Rns-fpl merged architectures for orthogonal dwt Electronics letters Articulo A look-up scheme for scaling in the rns Ieee transactions on computers Articulo Nondeterministic and-exor minimisation by using rewrite rules and simulated annealing Procesamiento digital de señales de altas prestaciones utilizando el sistema numerico de residuos Procesamiento digital de señales utilizando el sistema numerico de residuos Test de las memorias de acceso-aleatorio ram Using pvm for distributed logic minimisation in a network of computers Diseño de un atpg para circuitos secuenciales asincronos mediante un metodo algebraico Tests de circuitos secuenciales asincronos utilizando un procedimiento booleano-tabular Minimización and-exor de funciones lógicas Modified boltzmann machine for an efficient distributed implementation Ieee proceedings. computers and digital techniques Servicio reprografia facultad de ciencias. universidad de Articulo Libros Lecture notes in computer science Articulo 1998 Libros 1998 Libros 1997 Lecture notes in computer science Articulo 1997 Test de memorias ram Revista española de electrónica Articulo 1997 Un nuevo procedimiento para la minimizacion and-exor y su paralelizacion en sistemas de memoria distribuida Aritmética de residuos: una alternativa de cálculo Mundo electrónico (barcelona) Articulo 1996 Introducción a la informática Mc graw-hill Libros Multiplicación en el sistema numérico de residuos Métodos de minimización de funciones multivaluadas: aplicación de los árboles de decisión Test de circuitos digitales mediante patrones de entradas generados por métodos algebráicos Minimización de funciones multivaluadas. Universidad de. física aplicada Universidad de murcia. informatica y sistemas ibrahim 1997 Libros

4 Tecnicas para el test de circuitos analogicos Árboles de decisión aplicados a la minimización de funciones multivaluadas Test de circuitos digitales mediante técnicas espectrales basadas en una nueva transformada ibrahim Universidad de. arquitectura y tecnologia de computadores Libros 1992 Introducción a la informática Mc graw-hill Libros

5 1 2 Actividades 0 Titulo proyecto Tipo Inicio Fin Aplicaciones de procesamiento digital de señales mediante técnicas numéricas de altas prestaciones Procesamiento digital de señales mediante técnicas numéricas de altas prestaciones. Proyecto 12/1/02 11/30/05 Proyecto 12/30/99 12/30/02 3 Tecnicas para el procesamiento numerico de altas prestaciones Proyecto 10/1/97 10/1/99 Titulo actividad Fuente Tipo Fecha Colaboradores ANTONIO GARCÍA RÍOS (32) LUIS PARRILLA ROURE (24) JAVIER RAMÍREZ PÉREZ DE INESTROSA (22) PEDRO GARCÍA FERNÁNDEZ (17) ALBERTO PRIETO ESPINOSA (7) ENCARNACIÓN CASTILLO MORALES (7) JULIO ORTEGA LOPERA (7) DANIEL GONZÁLEZ CASTRO (3) JUAN CARLOS TORRES CANTERO (3) DIEGO PEDRO MORALES SANTOS (2) JUAN FRANCISCO GOMEZ LOPERA (2) BEATRIZ PRIETO CAMPOS (1) CARLOS GARCIA PUNTONET (1) GUILLERMO BOTELLA JUAN (1) JOSE LUIS BERNIER VILLAMOR (1)

Ficha de grupo de investigación

Ficha de grupo de investigación DITEC - TECNICAS DIGITALES Código: TIC127 Ficha de grupo de investigación Responsable del grupo: LUIS PARRILLA ROURE Miembros ANTONIO GARCÍA RÍOS Profesor titular de universidad Tiempo completo DANIEL

Más detalles

Implementación de la Transformada Wavelet Discreta 2-D con filtros no separables*

Implementación de la Transformada Wavelet Discreta 2-D con filtros no separables* Implementación de la Transformada Wavelet Discreta 2-D con filtros no separables* Ricardo José Colom, Rafael Gadea, Angel Sebastia, Marcos Martínez, Francisco Ballester, Vicente Herrero Universidad Politécnica

Más detalles

Estructura multiplicadora reusable para DSP sobre FPGAs

Estructura multiplicadora reusable para DSP sobre FPGAs Estructura multiplicadora reusable para DSP sobre FPGAs Miguel A. Sacristán Victoria Rodellar DATSI Universidad Politécnica de Madrid Facultad de Informática Campus de Montegancedo S/N / Boadilla masac@wanadoo.es,

Más detalles

Uso de arreglos analógicos programables (FPAA) en instrumentación industrial

Uso de arreglos analógicos programables (FPAA) en instrumentación industrial Uso de arreglos analógicos programables (FPAA) en instrumentación industrial Using programmable analog array (FPAA) in industrial instrumentation ING. ALBERTO DELGADILLO GÓMEZ Ingeniero Electrónico de

Más detalles

GUÍA DE ADMISIÓN PARA LA MAESTRÍA EN TECNOLOGÍA DE CÓMPUTO

GUÍA DE ADMISIÓN PARA LA MAESTRÍA EN TECNOLOGÍA DE CÓMPUTO MATEMÁTICAS DISCRETAS PARA INGENIERÍA 1. Aritmética de números enteros 1.1 Números primos 1.2 Máximo común divisor y mínimo común múltiplo 1.3 Aritmética modular (suma, producto e inverso) 2. Probabilidad

Más detalles

-matemáticas aplicadas: análisis numérico, ecuaciones diferenciales parciales, computación

-matemáticas aplicadas: análisis numérico, ecuaciones diferenciales parciales, computación Áreas de Interés -control automático -ingeniería eléctrica -ingeniería industrial Especialidad científica -computadoras digitales, analógicas e híbridas -problemas de simulación analógica, digital e híbrida

Más detalles

Electrónica Digital. Fco. Javier Expósito, Manuel Arbelo, Pedro A. Hernández Dpto. de Física Fundamental y Experimental, Electrónica y Sistemas

Electrónica Digital. Fco. Javier Expósito, Manuel Arbelo, Pedro A. Hernández Dpto. de Física Fundamental y Experimental, Electrónica y Sistemas Electrónica Digital Fco. Javier Expósito, Manuel Arbelo, Pedro A. Hernández 2001 Dpto. de Física Fundamental y Experimental, Electrónica y Sistemas UNIVERSIDAD DE LA LAGUNA ii ÍNDICE Lección 0. Introducción...1

Más detalles

CIDET : FUZZ-IEEE-2000

CIDET : FUZZ-IEEE-2000 Citas a trabajos y publicaciones del Dr. Graciano Dieck Assad (fuente Google-Académico febrero 28, 2017) Contenido. I. Tabla Resumen de Citas por Orden Cronológico II. Desglose de citas por publicación

Más detalles

JAVIER RAMÍREZ PÉREZ DE INESTROSA

JAVIER RAMÍREZ PÉREZ DE INESTROSA Ficha de investigador JAVIER RAMÍREZ PÉREZ DE INESTROSA Grupo de Investigación: SIGNAL PROCESSING AND BIOMEDICAL APPLICATIONS (Cod.: TIC218) Departamento: Universidad de Granada. Teoría de la Señal Telemática

Más detalles

UNIVERSIDAD DEL CARIBE UNICARIBE. Escuela de Informática. Programa de Asignatura

UNIVERSIDAD DEL CARIBE UNICARIBE. Escuela de Informática. Programa de Asignatura UNIVERSIDAD DEL CARIBE UNICARIBE Escuela de Informática Programa de Asignatura Nombre de la asignatura : Lógica Digital Carga académica : 4 créditos Modalidad : Semi-presencial Clave : INF-314 Pre-requisito

Más detalles

COURSES TAUGHT IN ENGLISH FRIENDLY IN UNDERGRADUATE LEVEL 2018/19 - UAH

COURSES TAUGHT IN ENGLISH FRIENDLY IN UNDERGRADUATE LEVEL 2018/19 - UAH COURSES TAUGHT IN ENGLISH FRIENDLY IN UNDERGRADUATE LEVEL 2018/19 - UAH M: MANDATORY / E: ELECTIVE DEGREE SPANISH TELECOMMUNICATIONS AREA ENGLISH COURSE COURSE NAME IN SPANISH COURSE NAME IN ENGLISH YEAR

Más detalles

Electrónica Digital Curso 2013/2014

Electrónica Digital Curso 2013/2014 Conocimientos previos Electrónica Digital Curso 2013/2014 En esta asignatura los contenidos que se imparten se basan en los conocimientos impartidos en las asignaturas Informática de primer curso y Electrónica

Más detalles

ESQUEMAS DE CONTROL ADAPTIVO AVANZADOS PARA SISTEMAS NOLINEALES Y APLICACIONES

ESQUEMAS DE CONTROL ADAPTIVO AVANZADOS PARA SISTEMAS NOLINEALES Y APLICACIONES CONICYT: Repositorio Institucional: Ficha de Iniciativa de CIT (Ciencia, Tecnología e Innovación) 1 FONDECYT-REGULAR - 2003-1030962 ESQUEMAS DE CONTROL ADAPTIVO AVANZADOS PARA SISTEMAS NOLINEALES Y APLICACIONES

Más detalles

Aplicaciones. Inteligencia Computacional Carrera de Ingeniería Informática

Aplicaciones. Inteligencia Computacional Carrera de Ingeniería Informática Aplicaciones Inteligencia Computacional Carrera de Ingeniería Informática Aplicaciones de IC Unidad VIII: Configuración del problema y aplicación de las técnicas de inteligencia computacional en: clasificación

Más detalles

GUÍA DOCENTE DE LA ASIGNATURA

GUÍA DOCENTE DE LA ASIGNATURA GUÍA DOCENTE DE LA ASIGNATURA G86 - Sistemas Electrónicos es Grado en Ingeniería de Tecnologías de Telecomunicación Optativa. Curso 3 Curso Académico 015-016 1 1. DATOS IDENTIFICATIVOS Título/s Grado en

Más detalles

SETIG - Sistemas Electrónicos para el Tratamiento de la Información

SETIG - Sistemas Electrónicos para el Tratamiento de la Información Unidad responsable: Unidad que imparte: Curso: Titulación: Créditos ECTS: 2015 739 - TSC - Departamento de Teoría de la Señal y Comunicaciones 710 - EEL - Departamento de Ingeniería Electrónica GRADO EN

Más detalles

Visión Artificial Avanzada

Visión Artificial Avanzada Visión Artificial Avanzada Máster de Sistemas Inteligentes Instituto de Estudios de Posgrado Universidad de Córdoba Curso académico: 2015 2016 Trabajo del tema 1.- Introducción a la Visión Artificial Se

Más detalles

Máster Universitario en Sistemas Electrónicos Avanzados, Sistemas Inteligentes Universidad de Alcalá Curso Académico 2012/13

Máster Universitario en Sistemas Electrónicos Avanzados, Sistemas Inteligentes Universidad de Alcalá Curso Académico 2012/13 DISEÑO ELECTRÓNICO Máster Universitario en Sistemas Electrónicos Avanzados, Sistemas Inteligentes Universidad de Alcalá Curso Académico 2012/13 GUÍA DOCENTE Nombre de la asignatura: Diseño Electrónico

Más detalles

Introducción a la Electrónica Digital

Introducción a la Electrónica Digital Introducción a la Electrónica Digital El objetivo de la electrónica es la fabricación de circuitos que realicen una amplia gama de operaciones. Los circuitos también podrían realizarse en otras tecnologías

Más detalles

DSED - Diseño de Sistemas Electrónicos Digitales

DSED - Diseño de Sistemas Electrónicos Digitales Unidad responsable: Unidad que imparte: Curso: Titulación: Créditos ECTS: 2017 230 - ETSETB - Escuela Técnica Superior de Ingeniería de Telecomunicación de Barcelona 710 - EEL - Departamento de Ingeniería

Más detalles

UNIVERSIDAD DE PUERTO RICO EN AGUADILLA Departamento de Electrónica, Física y Control de Calidad Bachillerato en Tecnología Electrónica PRONTUARIO

UNIVERSIDAD DE PUERTO RICO EN AGUADILLA Departamento de Electrónica, Física y Control de Calidad Bachillerato en Tecnología Electrónica PRONTUARIO UNIVERSIDAD DE PUERTO RICO EN AGUADILLA Departamento de Electrónica, Física y Control de Calidad Bachillerato en Tecnología Electrónica PRONTUARIO I. TITULO DEL CURSO: Circuitos Digitales II. CODIFICACION:

Más detalles

FRANCISCO CHARTE OJEDA

FRANCISCO CHARTE OJEDA Ficha de investigador FRANCISCO CHARTE OJEDA Grupo de Investigación: SOFT COMPUTING Y SISTEMAS DE INFORMACIÓN INTELIGENTES (Cod.: TIC186) Departamento: Universidad de Granada. Ciencia de la Computación

Más detalles

Electrónica Industrial Presentación de la asignatura

Electrónica Industrial Presentación de la asignatura Electrónica Industrial Presentación de la asignatura Roberto Sarmiento 4º - Ingeniero Industrial UNIVERSIDAD DE LAS PALMAS DE GRAN CANARIA Escuela Técnica Superior de Ingenieros Industriales Electrónica

Más detalles

METODOLOGIAS DE DISEÑO PARA COMPUTACIÓN RECONFIGURABLE.

METODOLOGIAS DE DISEÑO PARA COMPUTACIÓN RECONFIGURABLE. METODOLOGIAS DE DISEÑO PARA COMPUTACIÓN RECONFIGURABLE. Iñigo Aguirre; Jose Angel Ezquerra. Universidad del País Vasco. Euskal Herriko Unibertsitatea. jtpagpoi@sc.ehu.es. RESUMEN Este trabajo tiene por

Más detalles

Adquisición de Señales de un Sensor Óptico basado en FPGA

Adquisición de Señales de un Sensor Óptico basado en FPGA Adquisición de Señales de un Sensor Óptico basado en FPGA David Alejandro Balcazar Torres (1) y Eduardo Cabal Yépez (2) 1 [Licenciatura en Ingeniería en Comunicaciones y Electrónica, Universidad de Guanajuato]

Más detalles

A NEW METHODOLOGY IN THE DESIGN OF DIGITAL FILTERS FIR ON FPGA

A NEW METHODOLOGY IN THE DESIGN OF DIGITAL FILTERS FIR ON FPGA UNA NUEVA METODOLOGÍA EN EL DISEÑO DE FILTROS DIGITALES FIR SOBRE FPGA A NEW METHODOLOGY IN THE DESIGN OF DIGITAL FILTERS FIR ON FPGA Cé s a r A. He r n á n d e z S. 1 Ed w a r Ja c i n t o G. 2 Recibido:

Más detalles

ASIGNATURA Diseño Electrónico

ASIGNATURA Diseño Electrónico ASIGNATURA Diseño Electrónico Grado en Ingeniería Electrónica de Comunicaciones Grado en Universidad de Alcalá Curso Académico 2018/2019 Curso 3º Cuatrimestre 1º GUÍA DOCENTE Nombre de la asignatura: Diseño

Más detalles

DAVID GRIOL BARRES. Ficha de investigador. Ficha del Directorio. Producción 64. Proyectos dirigidos 1. Actividades 6

DAVID GRIOL BARRES. Ficha de investigador. Ficha del Directorio. Producción 64. Proyectos dirigidos 1. Actividades 6 Ficha de investigador DAVID GRIOL BARRES Grupo de Investigación: SISTEMAS DE DIÁLOGO HABLADO Y MULTIMODAL (Cod.: TIC018) Departamento: Universidad Carlos III de Madrid. Informática Código: 56528 Ficha

Más detalles

Maestría en Ciencias en Micro y Nanosistemas. Producción de los Estudiantes. LGAC: Nanomateriales

Maestría en Ciencias en Micro y Nanosistemas. Producción de los Estudiantes. LGAC: Nanomateriales Maestría en Ciencias en Micro y Nanosistemas Producción de los Estudiantes LGAC: Nanomateriales LGAC: MICRO Y NANOSISTEMAS!1 Artículos LGAC: MICRO Y NANOSISTEMAS!2 Año Tipo de artículo 2015 Indizado 2015

Más detalles

Dispositivos Digitales. EL-611 Complemento de Diseño Lógico y. Dispositivos Digitales

Dispositivos Digitales. EL-611 Complemento de Diseño Lógico y. Dispositivos Digitales EL-611 Complemento de Diseño Lógico y Objetivos y Evaluación Segundo Curso de Sistemas Digitales Complementar Materia Enfoque Diseños de Mayor Envergadura 1 Control + Examen y 6 Ejercicios (aprox.) Tareas

Más detalles

Unidades aritméticas lógicas embebidas. Implementaciones dispositivos lógicos programables FPGA.

Unidades aritméticas lógicas embebidas. Implementaciones dispositivos lógicos programables FPGA. Unidades aritméticas lógicas embebidas. Implementaciones dispositivos lógicos programables FPGA. Ing. BIOUL Géry Jean Antoine - Mag.TOSINI Marcelo Departamento de Computación y Sistemas, Instituto INTIA

Más detalles

Diseño e Implementación del Microprocesador MACC Self- Timed en FPGAs

Diseño e Implementación del Microprocesador MACC Self- Timed en FPGAs Diseño e Implementación del Microprocesador MACC Self- Timed en FPGAs Ortega-Cisneros S., Raygoza-Panduro J.J., Alberto de la Mora G. Departamento de Electrónica Universidad de Guadalajara Centro Universitario

Más detalles

TEMA 1: EJECUCIÓN PARALELA: FUNDAMENTOS(I)

TEMA 1: EJECUCIÓN PARALELA: FUNDAMENTOS(I) Grupo de Arquitectura de Computadores, Comunicaciones y Sistemas ARQUITECTURA DE COMPUTADORES II AUTORES: David Expósito Singh Florin Isaila Daniel Higuero Alonso-Mardones Javier García Blas Borja Bergua

Más detalles

ANTONIO JAVIER DÍAZ ALONSO

ANTONIO JAVIER DÍAZ ALONSO Ficha de investigador ANTONIO JAVIER DÍAZ ALONSO Grupo de Investigación: CIRCUITOS Y SISTEMAS PROCESAMIENTO DE LA INFORMACION (Cod.: TIC117) Departamento: Universidad de Granada. Arquitectura y Tecnología

Más detalles

DISEÑO E IMPLEMENTACION DE LA DCT BIDIMENSIONAL USANDO FPGAS. Boris Kaderkulof-Rengifo, Jaime Velasco-Medina, Mario Vera-Lizcano

DISEÑO E IMPLEMENTACION DE LA DCT BIDIMENSIONAL USANDO FPGAS. Boris Kaderkulof-Rengifo, Jaime Velasco-Medina, Mario Vera-Lizcano DISEÑO E IMPLEMENTACION DE LA DCT BIDIMENSIONAL USANDO FPGAS Boris Kaderkulof-Rengifo, Jaime Velasco-Medina, Mario Vera-Lizcano Grupo de Bioelectrónica y Nanoelectrónica, EIEE, Universidad del Valle A.A.

Más detalles

Unidad de aprendizaje: Operación de circuitos combinatorios. Número 1

Unidad de aprendizaje: Operación de circuitos combinatorios. Número 1 2.4. Unidades de aprendizaje Unidad de aprendizaje: Operación de circuitos combinatorios. Número 1 Propósito de la unidad: Operar circuitos electrónicos digitales de lógica combinatoria, identificando

Más detalles

PROGRAMA DE LA ASIGNATURA: ARQUITECTURA DE COMPUTADORAS.

PROGRAMA DE LA ASIGNATURA: ARQUITECTURA DE COMPUTADORAS. PROGRAMA DE LA ASIGNATURA: ARQUITECTURA DE COMPUTADORAS. CLAVE: 1431 PLAN: 9 CRÉDITOS: LICENCIATURA: INFORMÁTICA SEMESTRE: 4º. ÁREA: INFORMÁTICA HRS. CLASE: 2 REQUISITOS: NINGUNO HRS. POR SEMANA: 4 TIPO

Más detalles

INSTITUTO POLITÉCNICO NACIONAL SECRETARÍA ACADÉMICA DIRECCION DE EDUCACIÓN SUPERIOR

INSTITUTO POLITÉCNICO NACIONAL SECRETARÍA ACADÉMICA DIRECCION DE EDUCACIÓN SUPERIOR PROGRAMA SINTÉTICO CARRERA: Ingeniería en Control y Automatización. ASIGNATURA: Interfases y Microcontroladores SEMESTRE: Séptimo. OBJETIVO GENERAL: El alumno evaluará la solución analítica y/o experimental

Más detalles

Grado en Ingeniería Informática itinerario Ingeniería de Computadores

Grado en Ingeniería Informática itinerario Ingeniería de Computadores CURSO 2016/2017 Grado en Ingeniería Informática itinerario Ingeniería de Computadores DATOS DE LA ASIGNATURA Nombre: Sistemas Programables Denominación en inglés: Programmable Systems Código: Carácter:

Más detalles

Optimización global en espacios restringidos mediante el sistema inmune artificial.

Optimización global en espacios restringidos mediante el sistema inmune artificial. Optimización global en espacios restringidos mediante el sistema inmune artificial. Tesista: Daniel Trejo Pérez dtrejo@computacion.cs.cinvestav.mx Director de tesis: Dr. Carlos Artemio Coello Coello CINVESTAV-IPN

Más detalles

INSTITUTO POLITÉCNICO NACIONAL

INSTITUTO POLITÉCNICO NACIONAL PROGRAMA SINTÉTICO UNIDAD ACADÉMICA: ESCUELA SUPERIOR DE CÓMPUTO PROGRAMA ACADÉMICO: Ingeniería en Sistemas Computacionales UNIDAD DE APRENDIZAJE: Programación Avanzada de Dispositivos FPGA NIVEL: III

Más detalles

Computación reconfigurable: tecnología y hardware

Computación reconfigurable: tecnología y hardware Computación reconfigurable: tecnología y hardware Diseño de Arquitecturas VLSI Objetivos Describir el concepto de computación reconfigurable Enumerar las principales aplicaciones de los dispositivos reconfigurables

Más detalles

El DTE en la Ingeniería Informática

El DTE en la Ingeniería Informática Curso-0 1 Orientación académica El DTE en la Ingeniería Informática 2 DTE / II / Curso 1º Fundamentos de Computadores (obligatoria) Códigos binarios en computadores Representación numérica y aritmética

Más detalles

Estructura de computadores

Estructura de computadores Estructura de computadores Miquel Albert Orenga Gerard Enrique Manonellas PID_00177069 CC-BY-SA PID_00177069 Estructura de computadores Miquel Albert Orenga Licenciado en Informática por la Universidad

Más detalles

Procesamiento digital de señales Semana 1. Introducción (primera parte)

Procesamiento digital de señales Semana 1. Introducción (primera parte) Procesamiento digital de señales Semana 1. Introducción (primera parte) Dra. María del Pilar Gómez Gil Otoño 2017 Coordinación de computación Versión: 18 de Agosto 2017 INAOE (c) P.Gómez Gil, INAOE 2017

Más detalles

JAVIER RAMÍREZ PÉREZ DE INESTROSA

JAVIER RAMÍREZ PÉREZ DE INESTROSA Ficha de investigador JAVIER RAMÍREZ PÉREZ DE INESTROSA Grupo de Investigación: SIGNAL PROCESSING AND BIOMEDICAL APPLICATIONS (Cod.: TIC218) Departamento: Universidad de Granada. Teoría de la Señal Telemática

Más detalles

Familiarizar al estudiante con las técnicas actuales del procesamiento digital de señales y sus diferentes aplicaciones.

Familiarizar al estudiante con las técnicas actuales del procesamiento digital de señales y sus diferentes aplicaciones. FACULTAD: INGENIERÍAS Y ARQUITECTURA PROGRAMA: INGENIERÍA EN TELECOMUNICACIONES DEPARTAMENTO DE: INGENIERÍA ELECTRÓNICA, ELÉCTRICA, SIS Y TELECOMUNICACIONES Procesamiento digital CURSO : de señales CÓDIGO:

Más detalles

DISEÑO DE MULTIPLICADORES PARALELOS DE 16 BITS EN FPGAS. Gustavo E. Ordóñez-Fernández, Lewin A. López-López, Jaime Velasco-Medina

DISEÑO DE MULTIPLICADORES PARALELOS DE 16 BITS EN FPGAS. Gustavo E. Ordóñez-Fernández, Lewin A. López-López, Jaime Velasco-Medina DISEÑO DE MULTIPLICADORES PARALELOS DE 16 BITS EN FPGAS Gustavo E. Ordóñez-Fernández, Lewin A. López-López, Jaime Velasco-Medina Grupo de Bioelectrónica y Nanoelectrónica, EIEE, Universidad del Valle A.A.

Más detalles

DAVID GRIOL BARRES. Ficha de investigador. Ficha del Directorio. Producción 56. Proyectos dirigidos 1. Actividades 6

DAVID GRIOL BARRES. Ficha de investigador. Ficha del Directorio. Producción 56. Proyectos dirigidos 1. Actividades 6 Ficha de investigador DAVID GRIOL BARRES Grupo de Investigación: SISTEMAS DE DIÁLOGO HABLADO Y MULTIMODAL (Cod.: TIC018) Departamento: Universidad Carlos III de Madrid. Informática Código: 56528 Ficha

Más detalles

REDUCCIÓN DEL NÚMERO DE TRANSISTORES EN OPERACIONES ARITMÉTICAS EN EL SISTEMA NUMÉRICO DE RESIDUOS

REDUCCIÓN DEL NÚMERO DE TRANSISTORES EN OPERACIONES ARITMÉTICAS EN EL SISTEMA NUMÉRICO DE RESIDUOS REDUCCIÓN DEL NÚMERO DE TRANSISTORES EN OPERACIONES ARITMÉTICAS EN EL SISTEMA NUMÉRICO DE RESIDUOS CARLOS ARTURO GAYOSO 1, CLAUDIO MARCELO GONZÁLEZ 1, LEONARDO ARNONE 1, JUAN CARLOS GARCIA 1, ANTONIO GARCÍA

Más detalles

Comisión Interministerial de Ciencia y Tecnología Curriculum vitae

Comisión Interministerial de Ciencia y Tecnología Curriculum vitae Comisión Interministerial de Ciencia y Tecnología Curriculum vitae Nombre: Diego Rafael Llanos Ferraris Fecha: 7 de septiembre de 2004 Apellidos: LLANOS FERRARIS Nombre: DIEGO RAFAEL DNI: 13.166.320 Q

Más detalles

TEMA 1 INTRODUCCIÓN A LOS SISTEMAS DIGITALES

TEMA 1 INTRODUCCIÓN A LOS SISTEMAS DIGITALES TEMA 1 INTRODUCCIÓN A LOS SISTEMAS DIGITALES Exponer los conceptos básicos de los fundamentos de los Sistemas Digitales. Asimilar las diferencias básicas entre sistemas digitales y sistemas analógicos.

Más detalles

ELDI - Electrónica Digital

ELDI - Electrónica Digital Unidad responsable: Unidad que imparte: Curso: Titulación: Créditos ECTS: 2017 295 - EEBE - Escuela de Ingeniería de Barcelona Este 710 - EEL - Departamento de Ingeniería Electrónica GRADO EN INGENIERÍA

Más detalles

Seriación obligatoria consecuente: Tecnologías para Procesamiento Digital de Señales (L+).

Seriación obligatoria consecuente: Tecnologías para Procesamiento Digital de Señales (L+). UNIVERSIDAD NACIONAL AUTÓNOMA DE MÉXICO FACULTAD DE INGENIERÍA PROGRAMA DE ESTUDIO PROCESAMIENTO DIGITAL DE SEÑALES PARA COMUNICACIONES 1683 6º 09 Asignatura Clave Semestre Créditos Ingeniería Eléctrica

Más detalles

PROYECTO DOCENTE ASIGNATURA: "Circuitos integrados Analógicos, Digitales, de Señal Mixta y RF (AMS/RF)"

PROYECTO DOCENTE ASIGNATURA: Circuitos integrados Analógicos, Digitales, de Señal Mixta y RF (AMS/RF) PROYECTO DOCENTE ASIGNATURA: "Circuitos integrados Analógicos, Digitales, de Señal Mixta y RF (AMS/RF)" Grupo: Grp Clases Teórico-Prácticas de Circuitos in.(937658) Titulacion: Máster Unv. en Microelectrónica:

Más detalles

JOSE SAMOS JIMENEZ. Ficha de investigador. Ficha del Directorio. Producción 65. Proyectos dirigidos 3. Actividades 0

JOSE SAMOS JIMENEZ. Ficha de investigador. Ficha del Directorio. Producción 65. Proyectos dirigidos 3. Actividades 0 Ficha de investigador JOSE SAMOS JIMENEZ Grupo de Investigación: MODELLING & DEVELOPMENT OF ADVANCED SOFTWARE SYSTEMS (Cod.: TIC230) Departamento: Universidad de Granada. Lenguajes y Sistemas Informáticos

Más detalles

Línea de Especialización Electrónica y Sistemas de Instrumentación

Línea de Especialización Electrónica y Sistemas de Instrumentación Línea de Especialización Electrónica y Sistemas de Instrumentación 1.- Propósito de la línea de especialización Dar una formación sólida en el análisis y diseño de sistemas electrónicos que procesan señales

Más detalles

ASIGNATURA Diseño Electrónico

ASIGNATURA Diseño Electrónico ASIGNATURA Diseño Electrónico Grado en Ingeniería Electrónica y Automática Industrial Grado en Universidad de Alcalá Curso Académico 2017/2018 Curso 4º Cuatrimestre 1º GUÍA DOCENTE Nombre de la asignatura:

Más detalles

Arquitecturas Reconfigurables

Arquitecturas Reconfigurables Arquitecturas Reconfigurables Profesores: Sergio Cuenca y Antonio Martínez sergio@dtic.ua.es Dept. Tecnología Informática y Computación Universidad de Alicante Objetivos Diseño de un sistema digital de

Más detalles

ARQUITECTURAS DE ALTAS PRESTACIONES PARA VISIÓN

ARQUITECTURAS DE ALTAS PRESTACIONES PARA VISIÓN GUIA DOCENTE DE LA ASIGNATURA ARQUITECTURAS DE ALTAS PRESTACIONES PARA VISIÓN MÓDULO MATERIA ASIGNATURA CURSO SEMESTRE CRÉDITOS CARÁCTER Sistemas Aplicación Específica de Arquitecturas de altas prestaciones

Más detalles

Carrera: ECC Participantes Representante de las academias de ingeniería electrónica de los Institutos Tecnológicos.

Carrera: ECC Participantes Representante de las academias de ingeniería electrónica de los Institutos Tecnológicos. 1.- DATOS DE LA ASIGNATURA Nombre de la asignatura: Carrera: Clave de la asignatura: Horas teoría-horas práctica-créditos Electrónica Digital I Ingeniería Electrónica ECC-0416 4-2-10 2.- HISTORIA DEL PROGRAMA

Más detalles

Modelo de Computación Cuántica. Jesús García López de Lacalle

Modelo de Computación Cuántica. Jesús García López de Lacalle Modelo de Jesús García López de Lacalle Grupo de Investigación Mathematical Modeling and Biocomputing (MMBC) ETS de Ingeniería de Sistemas Informáticos Universidad Politécnica de Madrid jglopez@etsisi.upm.es

Más detalles

Procedimiento Matricula Doble Titulación Máster Universitario en Ingeniería de Telecomunicación y Máster Universitario en Tecnologías, Sistemas y

Procedimiento Matricula Doble Titulación Máster Universitario en Ingeniería de Telecomunicación y Máster Universitario en Tecnologías, Sistemas y Procedimiento Matricula Doble Titulación Máster Universitario en Ingeniería de Telecomunicación y Máster Universitario en Tecnologías, Sistemas y Redes de Comunicación 1 Junio Curso Cero 1. Realizar preinscripción

Más detalles

INDICE Control de dispositivos específicos Diseño asistido por computadora Simulación Cálculos científicos

INDICE Control de dispositivos específicos Diseño asistido por computadora Simulación Cálculos científicos INDICE Parte I. La computadora digital: organización, operaciones, periféricos, lenguajes y sistemas operativos 1 Capitulo 1. La computadora digital 1.1. Introducción 3 1.2. Aplicaciones de las computadoras

Más detalles

Análisis de esquemas de manejo de restricciones en optimización global.

Análisis de esquemas de manejo de restricciones en optimización global. Análisis de esquemas de manejo de restricciones en optimización global. Tesista: Daniel Trejo Pérez dtrejo@computacion.cs.cinvestav.mx Director de tesis: Dr. Carlos Artemio Coello Coello CINVESTAV-IPN

Más detalles

UNIVERSIDAD NACIONAL AUTÓNOMA DE MÉXICO FACULTAD DE INGENIERÍA PROGRAMA DE ESTUDIO

UNIVERSIDAD NACIONAL AUTÓNOMA DE MÉXICO FACULTAD DE INGENIERÍA PROGRAMA DE ESTUDIO UNIVERSIDAD NACIONAL AUTÓNOMA DE MÉXICO FACULTAD DE INGENIERÍA PROGRAMA DE ESTUDIO ANÁLISIS DE SEÑALES ALEATORIAS 1560 5 06 Asignatura Clave Semestre Créditos Ingeniería Eléctrica Ingeniería en Telecomunicaciones

Más detalles

DEPARTAMENTO DE TECNOLOGÍAS DE LA INFORMACIÓN Y LAS COMUNICACIONES

DEPARTAMENTO DE TECNOLOGÍAS DE LA INFORMACIÓN Y LAS COMUNICACIONES Órganos Responsables: Coordinadora: TECNOLOGÍAS DE LA INFORMACIÓN Y COMUNICACIONES DEPARTAMENTO DE TECNOLOGÍAS DE LA INFORMACIÓN Y LAS COMUNICACIONES DEPARTAMENTO DE TECNOLOGÍA ELECTRÓNICA DEPARTAMENTO

Más detalles

TECNOLOGÍA Y ORGANIZACIÓN DE COMPUTADORES

TECNOLOGÍA Y ORGANIZACIÓN DE COMPUTADORES GUIA DOCENTE DE LA ASIGNATURA TECNOLOGÍA Y ORGANIZACIÓN DE COMPUTADORES MÓDULO MATERIA CURSO SEMESTRE CRÉDITOS TIPO Formación básica Informática 1º 2º 6 Obligatoria PROFESOR(ES) - 1º A : Eduardo Ros Vidal

Más detalles

http://portal.acm.org

http://portal.acm.org Association for Computing Machinery (ACM) Mark Mandelbaum, Director of Publications ACM Digital Library and its contributions to the technological development SYSTEMS link International Mauricio Caceres

Más detalles

UNIVERSIDAD NACIONAL AUTÓNOMA DE MÉXICO FACULTAD DE INGENIERÍA PROGRAMA DE ESTUDIO

UNIVERSIDAD NACIONAL AUTÓNOMA DE MÉXICO FACULTAD DE INGENIERÍA PROGRAMA DE ESTUDIO UNIVERSIDAD NACIONAL AUTÓNOMA DE MÉXICO FACULTAD DE INGENIERÍA PROGRAMA DE ESTUDIO ANÁLISIS ESPECTRAL DE SEÑALES 1639 6 09 Asignatura Clave Semestre Créditos Ingeniería en Ciencias de la Tierra Geofísica

Más detalles

ARQUITECTURA DE COMPUTADORES Curso (Fecha última actualización: 11/05/2018) (Fecha de aprobación en el Consejo de Departamento: 17/05/2018)

ARQUITECTURA DE COMPUTADORES Curso (Fecha última actualización: 11/05/2018) (Fecha de aprobación en el Consejo de Departamento: 17/05/2018) GUIA DOCENTE DE LA ASIGNATURA ARQUITECTURA DE COMPUTADORES Curso 2018 2019 (Fecha última actualización: 11/05/2018) (Fecha de aprobación en el Consejo de Departamento: 17/05/2018) MÓDULO MATERIA CURSO

Más detalles

UNIVERSIDAD MAYOR DE SAN ANDRES FACULTAD DE CIENCIAS PURAS Y NATURALES CURSO PREUNIVERSITARIO PRUEBA DE SUFICIENCIA ACADEMICA GESTION II/2017

UNIVERSIDAD MAYOR DE SAN ANDRES FACULTAD DE CIENCIAS PURAS Y NATURALES CURSO PREUNIVERSITARIO PRUEBA DE SUFICIENCIA ACADEMICA GESTION II/2017 INTRODUCCION A LA INFORMATICA INF-99 CONTENIDO CAPÍTULO I.-ELEMENTOS DE LA INFORMÁTICA 1.1Introducción 1.2. Definiciones 1.2.1. Informática 1.2.2. Computación 1.2.3. Dato 1.2.4. Información 1.2.5. Sistema

Más detalles

UNIVERSIDAD RICARDO PALMA FACULTAD DE INGENIERÍA ESCUELA ACADÉMICO PROFESIONAL DE INGENIERÍA ELECTRÓNICA SÍLAB0 PLAN DE ESTUDIOS 2006-II

UNIVERSIDAD RICARDO PALMA FACULTAD DE INGENIERÍA ESCUELA ACADÉMICO PROFESIONAL DE INGENIERÍA ELECTRÓNICA SÍLAB0 PLAN DE ESTUDIOS 2006-II UNIVERSIDAD RICARDO PALMA FACULTAD DE INGENIERÍA ESCUELA ACADÉMICO PROFESIONAL DE INGENIERÍA ELECTRÓNICA SÍLAB0 PLAN DE ESTUDIOS 2006-II I. DATOS GENERALES Nombre : Procesamiento Digital de Señales Código

Más detalles

ANX-PR/CL/ GUÍA DE APRENDIZAJE ASIGNATURA CURSO ACADÉMICO - SEMESTRE FECHA DE PUBLICACION

ANX-PR/CL/ GUÍA DE APRENDIZAJE ASIGNATURA CURSO ACADÉMICO - SEMESTRE FECHA DE PUBLICACION ETSII ANX-PR/CL/001-02 GUÍA DE APRENDIZAJE ASIGNATURA Advanced Processing Architectures CURSO ACADÉMICO - SEMESTRE 2014/2015 S2 FECHA DE PUBLICACION Datos Descriptivos Nombre de la Asignatura Advanced

Más detalles

Sistemas Electrónicos Avanzados

Sistemas Electrónicos Avanzados Universidad de Sevilla Departamento de Ingeniería Electrónica Curso 2006-2007 Programa de la asignatura: Sistemas Electrónicos Avanzados 5º Ingeniero de Telecomunicación 5º Ingeniero Industrial 2º Ingeniero

Más detalles

CURRICULUM VITAE. F O R M A C I Ó N A C A D É M I C A (Iniciar con el grado más reciente y presentar información de los últimos cinco años)

CURRICULUM VITAE. F O R M A C I Ó N A C A D É M I C A (Iniciar con el grado más reciente y presentar información de los últimos cinco años) CURRICULUM VITAE Domicilio: Teléfono de casa: Celular: Correo electrónico: RFC: CURP: Arroyo Díaz Salvador Antonio Blvd. Cholula Huejotzingo km 6 Las Moras Residencial (222) 2404081 044 22 24 60 47 49

Más detalles

Electrónica Digital I Grado en Ingeniería de Tecnologías de Telecomunicación. Introducción a la Electrónica Digital

Electrónica Digital I Grado en Ingeniería de Tecnologías de Telecomunicación. Introducción a la Electrónica Digital Electrónica Digital I Grado en Ingeniería de Tecnologías de Telecomunicación Introducción a la Electrónica Digital El objetivo de la electrónica es la fabricación de circuitos que realicen una amplia gama

Más detalles

ROGRAMA DE CURSO Código Nombre EL4102. Arquitectura de Computadores Nombre en Inglés Computer Organization SCT

ROGRAMA DE CURSO Código Nombre EL4102. Arquitectura de Computadores Nombre en Inglés Computer Organization SCT ROGRAMA DE CURSO Código Nombre EL4102 Arquitectura de Computadores Nombre en Inglés Computer Organization SCT Unidades Horas de Horas Docencia Horas de Trabajo Docentes Cátedra Auxiliar Personal 6 10 3

Más detalles

ANEXO IV. TSCIT Empresa Pedro B. Moyano Pesquera Introducción a la Economía y a la Empresa Economía Aplicada. Sistemas de Comunicación

ANEXO IV. TSCIT Empresa Pedro B. Moyano Pesquera Introducción a la Economía y a la Empresa Economía Aplicada. Sistemas de Comunicación ANEXO IV COORDINACIÓN DE MATERIAS DE PRIMER y SEGUNDO CURSO Materia Coordinador/a Asignaturas Departamento Matemáticas César Gutiérrez Vaquero Algebra Lineal Matemática aplicada Cálculo Matemática aplicada

Más detalles

Sistemas de Control Automático y Redes Informáticas del Buque

Sistemas de Control Automático y Redes Informáticas del Buque Unidad responsable: Unidad que imparte: Curso: Titulación: Créditos ECTS: 2018 280 - FNB - Facultad de Náutica de Barcelona 707 - ESAII - Departamento de Ingeniería de Sistemas, Automática e Informática

Más detalles

I. TÍTULO DEL CURSO : PROCESAMIENTO EN PARALELO

I. TÍTULO DEL CURSO : PROCESAMIENTO EN PARALELO UNIVERSIDAD INTERAMERICANA DE PUERTO RICO RECINTO METROPOLITANO FACULTAD DE CIENCIAS Y TECNOLOGÍA DEPARTAMENTO DE CIENCIAS DE COMPUTADORAS Y MATEMÁTICAS Programa de Ciencias de Computadoras PRONTUARIO

Más detalles

BENEMÉRITA UNIVERSIDAD AUTÓNOMA DE PUEBLA FACULTAD DE CIENCIAS DE LA ELECTRÓNICA

BENEMÉRITA UNIVERSIDAD AUTÓNOMA DE PUEBLA FACULTAD DE CIENCIAS DE LA ELECTRÓNICA NOMBRE DE LA ASIGNATURA: BENEMÉRITA UNIVERSIDAD AUTÓNOMA DE PUEBLA FACULTAD DE CIENCIAS DE LA ELECTRÓNICA PROGRAMA DE ESTUDIOS DE LA MAESTRÍA EN CIENCIAS DE LA ELECTRÓNICA CON OPCIÓN EN AUTOMATIZACIÓN

Más detalles

UNIDAD CURRICULAR: CIRCUITOS DIGITALES I. Prof. Marín Washington M. Eje de Formación Prelación HAD HTIE FUNDAMENTACIÓN

UNIDAD CURRICULAR: CIRCUITOS DIGITALES I. Prof. Marín Washington M. Eje de Formación Prelación HAD HTIE FUNDAMENTACIÓN PROGRAMA ANALÍTICO FACULTAD: INGENIERÍA ESCUELA: INGENIERÍA ELECTRÓNICA UNIDAD CURRICULAR: CIRCUITOS DIGITALES I Código de la Escuela Código Período Elaborado por Fecha Elaboración Plan de Estudios 25

Más detalles

Grado en Ingeniería Informática

Grado en Ingeniería Informática Grado en Ingeniería Informática CENTRO RESPONSABLE: FACULTAD DE CIENCIAS RAMA: Ingeniería y Arquitectura CRÉDITOS: 240,00 DISTRIBUCIÓN DE CRÉDITOS DE LA TITULACIÓN FORMACIÓN BÁSICA: 72,00 OBLIGATORIOS:

Más detalles

Universidad Autónoma de San Luis Potosí Facultad de Ingeniería Programas Analíticos del Área Mecánica y Eléctrica

Universidad Autónoma de San Luis Potosí Facultad de Ingeniería Programas Analíticos del Área Mecánica y Eléctrica A) CURSO Clave Asignatura 5726 Procesamiento Digital de Señales Horas de teoría Horas de práctica Horas trabajo Créditos Horas por semana por semana adicional estudiante Totales 3 2 3 8 48 B) DATOS BÁSICOS

Más detalles

IMPLEMENTACIÓN DE ALGORITMOS EN HARDWARE

IMPLEMENTACIÓN DE ALGORITMOS EN HARDWARE Página 1de 8 GUIA DOCENTE DE LA ASIGNATURA IMPLEMENTACIÓN DE ALGORITMOS EN HARDWARE MÓDULO MATERIA CURSO SEMESTRE CRÉDITOS TIPO Complementos de Ingeniería de Computadores Complementos de sistemas de cómputo

Más detalles

PROGRAMA ANALÍTICO. Dr. Ing. Guillermo A. Magallán Profesor Adjunto

PROGRAMA ANALÍTICO. Dr. Ing. Guillermo A. Magallán Profesor Adjunto PROGRAMA ANALÍTICO DEPARTAMENTO: TELECOMUNICACIONES CARRERA: INGENIERÍA EN TELECOMUNICACIONES ASIGNATURA: PROGRAMACIÓN LÓGICA PARA INGENIERÍA CÓDIGO: 0073 AÑO ACADÉMICO: 2017 PLAN DE ESTUDIO: 2010 UBICACIÓN

Más detalles

UNIVERSIDAD NACIONAL AUTÓNOMA DE MÉXICO FACULTAD DE INGENIERÍA PROGRAMA DE ESTUDIO

UNIVERSIDAD NACIONAL AUTÓNOMA DE MÉXICO FACULTAD DE INGENIERÍA PROGRAMA DE ESTUDIO UNIVERSIDAD NACIONAL AUTÓNOMA DE MÉXICO FACULTAD DE INGENIERÍA PROGRAMA DE ESTUDIO CIRCUITOS DIGITALES 0526 7º 10 Asignatura Clave Semestre Créditos Ingeniería Mecánica e Industrial Ingeniería Mecatrónica

Más detalles

Instrumentación Electrónica con MicroprocesadorII: Procesadores Avanzados

Instrumentación Electrónica con MicroprocesadorII: Procesadores Avanzados Instrumentación Electrónica con MicroprocesadorII: Procesadores Avanzados Microprocesadores empotrados en FPGAs MicroBlaze TM. Descripción Hardware Marta Portela García INTRODUCCIÓN Por qué en FPGA? Mayores

Más detalles

Planificaciones Seminario de Electrónica. Docente responsable: ALBERTO JORGE ARMANDO. 1 de 5

Planificaciones Seminario de Electrónica. Docente responsable: ALBERTO JORGE ARMANDO. 1 de 5 Planificaciones 6648 - Seminario de Electrónica Docente responsable: ALBERTO JORGE ARMANDO 1 de 5 OBJETIVOS 1. Conocer y evaluar tecnologías actuales de implementación de sistemas embebidos (SE). En particular,

Más detalles

Introducción a los Sistemas Digitales. Tema 1

Introducción a los Sistemas Digitales. Tema 1 Introducción a los Sistemas Digitales Tema 1 Qué sabrás al final del tema? Diferencia entre analógico y digital Cómo se usan niveles de tensión para representar magnitudes digitales Parámetros de una señal

Más detalles