4.1. Circuitos Digitales Configurables

Documentos relacionados
Dispositivos Lógicos Programables

Tema 9. SISTEMAS COMBINACIONALES PROGRAMABLES SISTEMAS COMBINACIONALES PROGRAMABLES NO UNIVERSALES

TEMA 5 DISPOSITIVOS LÓGICOS PROGRAMABLES Y MEMORIAS. 1. Introducción. 2. Dispositivos lógicos programables.

BLOQUE 2 (PARTE 2) DISPOSITIVOS LÓGICOS PROGRAMABLES

1. INTRODUCCIÓN A LOS CIRCUITOS DIGITALES PROGRAMABLES

TEMA 11 MEMORIAS. CIRCUITOS LÓGICOS PROGRAMABLES

Lógica Programable -Introducción - Introducción n a los Sistemas Lógicos y Digitales 2008

El diseño con PLDs señala las siguientes ventajas en relación a la lógica cableada:

CIRCUITOS DE SALIDA DE LAS PUERTAS LÓGICAS

Tema VI: Memorias y Dispositivos de Lógica Programable (PLDs)

Bloques funcionales combinacionales. Bloques para el encaminamiento y/o transferencia de datos

Objetivos. Instituto Tecnológico de Costa Rica Escuela de Ingeniería Electrónica I SEMESTRE Contenido del Curso EL FLUJO DE DISEÑO O DIGITAL

Dispositivos Electrónicos

Universidad Carlos III de Madrid Electrónica Digital Ejercicios

BLOQUE 2 (PARTE 1) DEFINICIÓN Y CLASIFICACIÓN

DISEÑO LOGICO CON DISPOSITIVOS LOGICOS PROGRAMABLES (PLD S) ING. LUIS F. LAPHAM CARDENAS PROFESOR INVESTIGADOR DIVISION DE ELECTRONICA C.E.T.I.

Dispositivos de lógica programable

LÓGICA PROGRAMABLE. Introducción Simple PLDs Complex PLDs FPGAs. Dpto. Ingeniería Electrónica y Comunicaciones

Contenido. Memorias en sistemas digitales Tecnologías. Características avanzadas. Memorias no volátiles (ROM) Memorias volátiles (RAM)

Arreglos de compuertas programables en campo, FPGA's. (compendio)

XVI. utilizarlos de la forma más eficiente posible en el diseño de sistemas digitales.

Tema 12 ELECTRÓNICA DIGITAL UNIDADES DE MEMORIA DIGITALES (PARTE 1) Enrique Mandado Pérez. Electrónica Digital: Unidades de memoria digitales

SUBSISTEMAS COMBINACIONALES. Tema 4: SUBSISTEMAS COMBINACIONALES

Electrónica Digital II. Arquitecturas de las Celdas Lógicas. Octubre de 2014

Introducción a los Sistemas Digitales. Tema 1

Dispositivos lógicos programables (PLDs(

UD.-5. Circuitos secuenciales: análisis y diseño de registros y de contadores.

Laboratorio de Diseño de Sistemas Digitales

El Microprocesador. Tecnología y Funcionamiento

Introducción a los Dispositivos Lógicos Programables (FPGAs) Guillermo Güichal

Diseño de un generador de funciones Capítulo II Antecedentes

16/11/2016. MEMORIAS de SEMICONDUCTORES

El funcionamiento de una memoria se evalúa por: i. el área del chip por bit de almacenamiento ii. el tiempo de acceso R/W iii. Durabilidad iv.

AUTOMATIZACION. Reconocer la arquitectura y características de un PLC Diferenciar los tipos de entradas y salidas MARCO TEORICO. Estructura Interna

Introducción a los dispositivos de lógica programable en campo (FPGA) Laboratorio de diseño digital

5. Metodologías de diseño de un ASIC

Asignaturas antecedentes y subsecuentes

INDICE Capitulo 1. Sistemas y Códigos de Numeración Capitulo 2. Álgebra de Boole Capitulo 3. Sistema Combinacionales

Diseño de Sistemas Digitales Utilizando FPGA

PROGRAMA DE LA ASIGNATURA: SISTEMAS ELECTRÓNICOS DIGITALES

Dispositivos de lógica programable

MEMORIAS Y LÓGICA PROGRAMABLE

FPGAs. Susana Borromeo Área de Tecnología Electrónica. Diseño de Sistemas Electrónicos. 2014/2015. Metodología de Diseño. Características generales

Tecnología Electrónica 3º Ingeniero Aeronáutico. Memorias. Mª Ángeles Martín Prats

TECNOLOGIA. R = (Vcc Vd) / I (Vd: caida en el LED) INTENSIDAD LUMINICA: SE MIDE EN CANDELA (Cd)

Técnicas de Programación Hardware: CAD para FPGAs y CPLDs

Bloques Combinacionales

Diseño con dispositivos lógicos programables. Electrónica Digital Grado en Ing. de Telecomunicación Universidad de Sevilla

DISEÑO DE ALGORITMOS ARITMÉTICOS SOBRE UNA FPGA

DISEÑO DE ALGORITMOS ARITMÉTICOS SOBRE UNA FPGA

Circuitos combinacionales. Funciones integradas

UNIDAD-3 Electrónica Digital DEPARTAMENTO DE TECNOLOGIA I.E.S EDUARDO JANEIRO

Electrónica Básica. Lógica Programable. Electrónica Digital. José Ramón Sendra Sendra Dpto. de Ingeniería Electrónica y Automática ULPGC

Conceptos preliminares Familias lógicas Topologías Compuertas Flip Flops Osciladores. Introducción a la Electrónica

DIPOSITIVOS LÓGICOS PROGRAMABLES. 0. Introducción.

INTRODUCCIÓN A LOS CIRCUITOS INTEGRADOS

Qué es un Microcontrolador?

Sistemas Electrónicos Industriales II EC2112

CAPITULO I INTRODUCCIÓN. Diseño Digital

MÓDULO Nº8 MEMORIAS SEMICONDUCTORAS

Aplicaciones con transistor MOSFET

FIELD PROGRAMMABLE GATE ARRAY (FPGA)

INDICE Prefacio 1 Sistemas numéricos y códigos 2 Circuitos digitales

Programa Regular. Asignatura: Electrónica II (Sistemas Lógicos y Digitales). Carreras: Bioingeniería. Ciclo lectivo: 2016.

Qué es la memoria? Organización de la memoria. Elementos de almacenamiento. Los biestables. Los registros. La memoria

Memorias de Semiconductor. Departamento de Electrónica Curso 2010/11

Organización de la memoria

Dispositivos Digitales. EL-611 Complemento de Diseño Lógico y. Dispositivos Digitales

Electrónica Digital. Tema 2. Dispositivos Lógicos Programables (PLD)

TEMA 9. MEMORIAS SEMICONDUCTORAS

PROGRAMA DE LA ASIGNATURA Curso académico 2008/09

En todos los casos es interesante tener como referencia que conectando (o desconectando) las bases de los transistores con algún sistema de

Introducción a VHDL. Sistemas digitales UTM-2006 JJVS

Todos los sistemas basados en procesadores tienen dos tipos de memorias:

TEMA I Introducción a los Sistemas de Procesamiento Digital de Señales

ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRICA UNIDAD CULHUACAN CARRERA DE INGENIERIA EN COMUNICACIONES Y ELECTRÓNICA ACADEMIA DE COMPUTACIÓN

República Bolivariana de Venezuela Universidad Nacional Experimental Simón Rodríguez Núcleo San Carlos Estado Cojedes

Tema VI: Memorias y Dispositivos de Lógica Programable (PLDs)

}Transparencias de clase en

METODOLOGIAS DE DISEÑO PARA COMPUTACIÓN RECONFIGURABLE.

Semestre LABORATORIO DE DISPOSITIVOS DE ALMACENAMIENTO Y DISPOSITIVOS DE ENTRADA / SALIDA PREVIO # 2

MEMORIAS DE SEMICONDUCTORES

LOS procesos de fabricación de

Carrera: Clave de la asignatura: Participantes. Representantes de las academias de Ingeniería Mecánica de Institutos Tecnológicos.

Tecnología de Dispositivos Programables

TEMA 7. FAMILIAS LOGICAS INTEGRADAS

Centro Asociado Palma de Mallorca. Tutor: Antonio Rivero Cuesta

MEMORIAS ELECTRÓNICAS

Los rangos de salidas esperados varían normalmente entre 0 y 0.4V para una salida baja y de 2.4 a 5V para una salida alta.

Práctica 3 Captura Esquemática

SIMPLIFICACION DE CIRCUITOS LOGICOS: DIAGRAMAS

Introducción 7. Introducción

Unidad de Memoria. Almacenamiento de información Operaciones básicas. Propiedades de la Memoria. Escritura o almacenamiento. Lectura.

FABRICACIÓN Y ENCAPSULADO DE CIRCUITOS INTEGRADOS

Arquitecturas de Computadores. 4 Sistemas Combinacionales y Secuenciales Prof. Javier Cañas R.

Tema 5 - Fundamentos de dispositivos lógicos programables

CIDEAD.2º BACHILLERATO. Tecnología Industrial II Tema 2.- Circuitos combinacionales

METODOLOGIA DE DISEÑO DE CIRCUITOS INTEGRADOS DIGITALES

Instituto Tecnológico de Morelia

Introducción al álgebra de Boole. Operaciones lógicas básicas. Propiedades del álgebra de Boole. a b a+b

Transcripción:

4.1. Circuitos Digitales Configurables Los circuitos digitales configurable son sistemas electrónicos digitales cuya función se puede modificar utilizando solamente una parte de los elementos que los componen y/o cambiando la interconexión entre ellos. 4.1.1. Clasificación de los circuitos integrados digitales monolíticos normalizados Los circuitos digitales pueden dividirse en dos grupos. Por un lado están los circuitos de función fija cuyas características pueden resumirse en los siguientes puntos: Realizan funciones concretas y comunes como la suma, la comparación... Su funcionalidad no puede modificarse. Pueden encontrarse en las clasificaciones de SSI, MSI y LSI. Los circuitos denominados ASIC (Application-Specific Integrates Circuits) también se incluyen en ese grupo. Un ASIC es un circuito que se ha implementado para realizar una determinada función compleja o muy especifica. Por otro lado, están los circuitos programables, es decir, aquellos en los que puede programarse algún tipo de función. Sus características se resumen en los siguientes puntos: La arquitectura interna es, simultáneamente, fija y configurable. Es decir, el usuario no puede modificar su estructura física pero las conexiones entre los elementos que forman el sistema físico si pueden ser modificadas por el usuario. Son de educido coste y gran fiabilidad. 4.1.2. Clasificación de los Circuitos Configurables según el tipo de arquitectura Teniendo en cuenta la estructura interna de los circuitos programables pueden diferenciarse dos grupos: los que disponen de una organización matricial (Programmable Logic Devices o Dispositivos Lógicos Programables, denominados PLD), y los que disponen de conjuntos configurables de puertas (Field Programmable Gate Array, denominados FPGA)

4.1.3. Dispositivos lógicos programables (PLDs) Tal y como se ha presentado en el apartado anterior, este tipo de dispositivos tienen una organización interna matricial. Concretamente, es una red de conductores distribuidos en filas y columnas con un fusible en cada punto de inserción (ver Figura 1) mediante el cual se pueden definir las entradas a las puertas lógicas tal y como puede verse en el ejemplo de la Figura 2. Para ello, basta con quemar el fusible correspondiente a aquellas entradas que no sean necesarias. Figura 1 Figura 2 El denominado fusible puede ser de tres tipos: Células PROM: son circuitos fabricados con tecnología bipolar o CMOS y que solamente se pueden programar una única vez, por ello, también son conocidos como OTP, One Time Programmable.

Células EPROM o EEPROM: son circuitos realizados con transistores de puerta flotante en tecnología ECMOS o E2CMOS, borrables por radiaciones ultravioletas o por impulsos eléctricos respectivamente. Células SRAM: son circuitos formados por memorias RAM estáticas, volátiles y, por lo tanto, reprogramables directamente en el circuito (ln Circuit). Entre los dispositivos PLD puede hacerse una clasificación según su arquitectura interna, es decir, a partir de las estructura de las matrices internas y el tipo de puerta utilizado. Las posibles combinaciones son: Estructura PROM: Programmable Read Only Memory La organización interna se basa en una matriz AND fija seguida de una matriz OR programable tal y como se muestra en la Figura 3. Tal y como se ha descrito anteriormente, la matriz programable esta formada por líneas distribuidas en filas y columnas donde los puntos de cruce están unidos por medio de una celda de programación. En el caso representado en la figura se utiliza un diodo en serie con un fusible, es decir una celda PROM. Figura 3

La ventaja de la estructura PROM es que decodifica cada combinación de entrada, es decir, si se tienen n entradas se necesita un decodificador 2 n, lo que hace inviable su uso para un número grande de entradas. En la Figura 4 la salida F 1 del dispositivo se ha programado para generar la función F = C AB + C AB + CAB + C AB. Puede observarse que el fusible o la entrada útil se ha representado mediante una cruz y el fusible quemado sin cruz alguna. Figura 4 Estructura PLA Programmable Logic Array La organización interna se basa en dos matrices programables. Una de ellas se utiliza para definir las entradas a puertas AND y la otra a puertas OR tal y como puede observarse en la Figura 5. Esta estructura permite un incremento del número de entradas sin aumentar el tamaño de la matriz AND. Además, si alguno de los productos programados para una salida es común a otra, se puede reutilizar de nuevo. De esta manera se logra un mayor aprovechamiento de los recursos disponibles. Sin embargo, estos dispositivos presentan mayor dificultad en su programación al tener ambas matrices programables y al tener mayor número de conexiones programables se necesita mayor tiempo de propagación de las señales a través de ella. Los dispositivos que presentan este tipo de estructura interna también se denominan FPLA (Field Programmable Logic Array).

Figura 5 El la Figura 6 la salida F 1 del dispositivo se ha programado para generar la función F = AB + AB. Puede observarse que el fusible o la entrada útil se ha representado mediante una cruz y el fusible quemado sin cruz alguna. Figura 6

Estructura PAL Programmable Array Logic La organización interna se basa en dos matrices. Una de ellas se utiliza para definir las entradas a puertas AND y la otra a puertas OR tal y como puede observarse en la Figura 7. Sin embargo en este caso, únicamente es programable la matriz AND. El fusible utilizado en la matriz programable es de tecnología bipolar (TTL o ECL), es decir, OTP. Estos dispositivos son fáciles de programar ya que disponen de una sola matriz programable. Además, son de reducido coste y mayor velocidad de propagación. Por todo ello, la estructura PAL se ha convertido en una estructura muy utilizada como matriz lógica básica de los circuitos programables. Figura 7 Sin embargo, en caso de haber varias salidas con productos comunes ese término deberá programarse independientemente para cada una de las funciones, lo cual implica un uso ineficiente de las estructura lógica. Un ejemplo de este hecho se presenta en la Figura 8 donde se han programado las siguientes funciones: F = AB+ AB+ CBA 1 F = AB+ AB+ CBA 2

Figura 8 Entre las estructuras PAL hay que destacar la estructura GAL que no es otra cosa que una evolución de las PAL. Dos son las características de esta evolución. Por un lado, incluyen una salida lógica programable, y por otro, la posibilidad de reprogramación ya que usa tecnología E2CMOS. Estas características se han representado esquemáticamente en la Figura 9. Figura 9 En los fusibles de las intersecciones, en lugar de utilizar el símbolo del fusible, normalmente se utiliza un bloque con las palabra ON u OFF para representar la

programabilidad de la matriz AND. Un ejemplo es el presentado en la Figura 10 donde se ha implementado la función F = AB+ AB+ AB Figura 10 FPGAs: Field-programamable gate array Estos dispositivos presentan una estructura interna muy diferente a los dispositivos anteriores y mucho más compleja. En lugar de utilizar matrices AND/OR, lo componen bloques lógicos configurables que permiten implementar funciones más complejas. Por ello, este tipo de dispositivo se utiliza para la programación de grandes circuitos.