1.4 Biestables síncrono

Tamaño: px
Comenzar la demostración a partir de la página:

Download "1.4 Biestables síncrono"

Transcripción

1 1.4 Biestables síncrono Son aquellos biestable que disponen de una entrada denominada entrada de habilitación o entrada de reloj (), esta entrada gobierna el modo de funcionamiento del biestable síncrono, es decir el dato que se quiere almacenar en el biestable no se puede realizar en cualquier instante de tiempo como en los biestables asíncronos. Cuando esta entrada de reloj esta activada el dato almacenado en el biestable puede ser modificado a través de las entradas de excitación, pero si esta entrada de reloj se encuentra desactivada el dato almacenado no puede ser modificado. En los biestables síncronos las entradas de excitación son llamadas entradas síncronas. Los biestables síncronos se dividen en: 1) disparados ó activados por nivel que son los latch y los disparados ó activado por flanco que son los flip-flop Latch Los latch son los biestables síncronos disparados o activados por nivel, es decir, que para poder modificar a través de sus entradas de excitación el dato almacenado en la entrada de reloj () debe estar el nivel lógico adecuado. Cuando el nivel lógico en esta entrada no es el adecuado el latch se encuentra desactivado, y el dato almacenado no puede ser modificado. Dependiendo su implementación tenemos LATCH activos por nivel alto o LATCH activos por nivel bajo. En el siguiente ejemplo se ilustra el comportamiento de un latch de tipo RS con entradas de excitación activas en alto y entrada de habilitación () activa por nivel alto. Ejemplo 3: Si en las entradas del biestable síncrono mostrado en la figura se le aplican la forma de onda de la figura 1.16, en la salida del biestable se obtiene la forma de onda mostrada, suponemos que inicialmente =0. S R Figura Simbología de latch tipo RS. Prof: Zulay Franco 15

2 S R Durante este tiempo el latch esta habilitado Figura Ejemplo 3 con un biestable síncrono Mientras el latch RS está activado con el nivel alto de la señal de reloj (), el nivel lógico en la salida dependerá de los estados lógicos que se encuentren en sus entradas de excitación, y mientras este desactivado con el nivel bajo de la señal de reloj (), en la salida del biestable se tendrá el último dato que fue almacenado mientras estaba habilitado. En este ejemplo, en el primer nivel en alto de la señal de reloj () la entrada S se activa y la entrada R esta desactivada, entonces la salida del biestable se coloca en uno lógico en ese instante, al desactivarse S el latch sigue almacenando el uno lógico, pues en las entradas de excitación se tiene la condición de memoria. Al colocarse el nivel bajo en la entrada de reloj () el latch se desactiva y la salida permanece con el mismo estado lógico (uno) hasta el próximo nivel en alto de la señal de reloj, donde de nuevo el estado de su salida dependerá de los estados lógicos de las entradas de excitación. Si las formas de ondas R y S de figura 1.16 son aplicadas a un biestable de tipo RS asíncrono como el mostrado en la figura 1.17, la forma de onda de la salida, es diferente. Prof: Zulay Franco 16

3 S R S R Figura Ejemplo 3 con un biestable asíncrono Latch tipo D Es un biestable que dispone de una entrada de excitación llamada D. En este tipo de latch el dato que se desea almacenar se debe colocar en la entrada de excitación, luego el latch almacenara dicho estado lógico al colocar el nivel adecuado en la entrada de habilitación o entrada de reloj (). En este tipo de latch mientras su entrada este habilitada ó activada la salida sigue a la entrada, en caso contrario cuando se deshabilita la entrada el latch se queda en la condición de memoria, es decir aun cuando se dé una variación en la entrada de excitación la salida no cambia de estado. En la figura 1.18 se presenta un latch tipo D activado por nivel alto y luego se presenta su tabla característica y su tabla de excitación. Simbología: D Figura Simbología de latch tipo D. Prof: Zulay Franco 17

4 Tabla característica: D n n }Memoria }Reset (la salida sigue a la entrada) }Set (la salida sigue a la entrada) En muchas bibliografías aparece de la siguiente forma: D n n } Reset (la salida sigue a la entrada) } Set (la salida sigue a la entrada) Tabla 1.7. Tabla característica de un latch tipo D habilitado por nivel alto. Tabla de excitación: valor que debe tener la entrada D para obtener el estado futuro n+1, deseado. Para los biestables tipo D no importa el estado presente n, el valor que debe tener D es igual al dato que se desea almacenar, es decir n+1. Prof: Zulay Franco 18

5 n n+1 D Tabla 1.8. Tabla de excitación de un latch tipo D habilitado por nivel alto. Ejemplo 4. Si en las entradas del biestable síncrono mostrado en la figura se aplican la forma de onda de la figura 1.19, en salida del biestable se obtiene la forma de onda mostrada, suponemos que inicialmente =0. D Durante este tiempo el latch esta habilitado Figura Ejemplo 4. Mientras el latch está activado con el nivel alto de la señal de reloj, la salida sigue a la entrada D, y mientras este desactivado con el nivel bajo de la señal de reloj, el latch permanece en su condición de memoria, es decir mientras no esté activado mantiene el último dato almacenado. Prof: Zulay Franco 19

6 C. I Comercial 74XX75: Latch tipo D activo en Alto Flip-flop Los flip-flop son los biestables síncronos disparados o activados por flanco, es decir, que para poder modificar a través de sus entradas de excitación el dato almacenado, en la entrada de reloj () debe proporcionársele el flanco adecuado para así poder activarlo. Cuando se tiene un nivel lógico en la entrada ó el flanco en esta entrada no es el adecuado, el flipflop se encuentra desactivado, por lo que el dato almacenado no puede ser modificado. Los flip-flop dependiendo su implementación tenemos activos por flanco de subida ó positivo y activos por flanco de bajada ó negativo. A continuación se analizaran flip flop tipo D, J-K y el T Flip-flop tipo D Es un biestable síncrono que dispone solo de una entrada de excitación D como se indica en la figura En este tipo de flip-flop al detectar el flanco adecuado en su entrada la salida sigue a la entrada, en caso contrario de no detectar el flanco adecuado en la entrada el flip-flop se queda en la condición de memoria, es decir si hay variación en la entrada de excitación D la salida no cambia de estado. En la figura 1.20 se presenta la simbología de un flip-flop tipo D activado por flanco de subida y luego se presenta su tabla característica y su tabla de excitación. Simbología: D Figura 1.20 Simbología de flip-flop tipo D. Prof: Zulay Franco 20

7 Tabla característica. (Durante el flanco activo) D n n } Reset (la salida sigue a la entrada) } Set (la salida sigue a la entrada) Tabla 1.9. Tabla característica de un flip-flop tipo D. La tabla de excitación del flip-flop tipo D es igual a la del latch tipo D, mientras se encuentran activados (el flip-flop en el flanco y el latch en el nivel) Ejemplo 5. La forma de onda D de la figura 1.21 se aplica a la entrada de un Flip-Flop tipo D. Suponiendo que inicialmente =0 se determinará la forma de onda de salida. D D Figura Ejemplo 5. Los flip-flop tipo D se utilizan algunas veces para retrasar la señal de entrada. En la figura 1.22 se puede observar como la entrada es retrasada un periodo al colocar la entrada de dato a un flip-flop tipo D disparado por flanco de subida. Prof: Zulay Franco 21

8 Datos de Entrada Figura La entrada es retrasada un periodo al colocar la entrada de dato a un flipflop tipo D. De la figura anterior podemos observar que el biestable almacena el dato que se encuentra en la entrada, recordemos que un biestable D, la salida sigue a la entrada en los flanco de bajada y se queda con dicho dato hasta el próximo flanco de bajada, donde la salida dependerá del dato que se tenga en ese momento en la entrada Flip-flop tipo J-K Es un biestable síncrono que posee dos entradas de excitación J y K, que significan SET y RESET respectivamente. Con la entrada J activada y K desactivada se almacena un uno lógico (SET), con J desactiva y K activada se almacena un cero lógico (RESET), con J desactiva y K desactivada se queda el dato almacenado (MEMORIA) y con la entrada J activada y K activada el dato almacenado será el negado del dato previamente almacenado (CONMUTACIÖN). El flip-flop J-K es una mejora del biestable R-S, pues se elimina la condición de ambigüedad o indeterminación del estado futuro, cuando ambas entradas están activadas. En la figura 1.23 se puede observar la simbología de un flip.flop J-K. Prof: Zulay Franco 22

9 Simbología: J K Figura Simbología de flip-flop tipo J-K Tabla característica. (Durante el flanco activo) J K n n }Memoria }Reset }Set }Conmutación Tabla Tabla característica de un flip-flop tipo J-K con entradas de excitación activas en alto Tabla de excitación: n n+1 J K X X 1 0 X X 0 Tabla Tabla de excitación de un flip-flop tipo J-K con entradas de excitación activas en alto. Prof: Zulay Franco 23

10 Ejemplo 6. La forma de onda J y K de la figura 1.24 se aplican a la entrada del biestable síncrono de la figura Suponiendo que inicialmente =0 se determinará la forma de onda de salida. J K Figura Ejemplo 6. De la figura anterior podemos observar que en el primer flanco de bajada de la señal de reloj las entradas síncronas del flip-flop J-K se encuentran activadas, lo que hace que la salida conmute, pasando entonces el flip-flop a almacenar un uno lógico, en el segundo flanco de bajada las dos entradas se encuentran inactivas por tanto el flip-flop permanece con el mismo dato almacenado, pues tiene la condición de memoria en la entrada, en el tercer flanco se encuentra la entrada J activa y la entrada K desactiva, que es la condición de set, por lo tanto el biestable permanece en uno lógico en el cuarto flanco ambas entrada J-K se encuentra activas por tanto su salida conmuta y el biestable estaría almacenando un cero lógico y en el quinto flanco se encuentra la entrada J desactiva y la entrada K activa, que es la condición de reset, por lo tanto el biestable permanece en cero lógico. El flip-flop J-K es utilizado como circuito electrónico capaz de dividir la frecuencia de una señal de entrada entre dos. Este circuito se implementa colocando las entradas de excitación del flip-flop J-K en modo de conmutación y colocando la señal de entrada del circuito en la entrada del flip-flop, entonces en la salida se obtendrá una señal cuya frecuencia es la mitad de la señal de entrada como se indica en la figura Prof: Zulay Franco 24

11 Figura El flip-flop J-K utilizado como circuito electrónico capaz de dividir la frecuencia de una señal de entrada entre 2. Ejercicio propuesto. Encontrar la tabla de excitación de un flip-flop con entradas de excitación J-K activas en bajo C.I comerciales Entre otros tenemos 74XX73, 74XX76, 74109, 74XX Flip-flop tipo T Es un biestable síncrono que dispone solo de una entrada de excitación T como se indica en la figura Para cada flanco de la señal de reloj si la entrada T se encuentra en cero lógico la salida permanece en memoria pero si la entrada se encuentra en 1 lógico la salida conmuta, en otro instante de tiempo de la señal de reloj el biestable queda en la condición de memoria. Simbología: T Figura Simbología de flip-flop tipo T. Prof: Zulay Franco 25

12 Tabla característica. (Durante el flanco activo) T n n } Memoria } Conmutación Tabla Tabla característica de un flip-flop tipo T con entradas de excitación activas en alto Tabla de excitación: valor que debe tener la entrada T para obtener el estado futuro deseado teniendo en cuenta su estado presente. n n+1 T Tabla Tabla de excitación de un flip-flop tipo T con entradas de excitación activas en alto 1.5. Entradas asíncronas: Son entradas que algunos biestables síncronos disponen para colocar la salida del biestable en el estado "1" o en el 0" lógico en cualquier instante de tiempo sin importar donde se encuentra la señal de reloj y que estado tienen las entradas síncronas(excitación), es decir tienen prioridad las asíncronas sobre las síncronas.. Las entradas pueden ser activas en alto ó en bajo. Estas entradas reciben el nombre de Preset y Clear. Al activarse la entrada asíncrona Preset el biestable almacena un 1 lógico pero al activarse la entrada asíncrona Clear el biestable almacena un 0 lógico. En la figura 1.27 se presenta la simbología de un flip-flop que dispone de entradas asíncronas. Prof: Zulay Franco 26

13 Simbología: Preset J K Clear Figura 1.27 Simbología de un flip-flop J-K de flanco de bajada con entradas síncronas (excitación) activa en alto y con las dos entradas asíncronas disponibles activas en bajo. Ejemplo 7. La forma de onda de la figura 1.29 se aplican a la entrada del flip-flop de la figura Supóngase que inicialmente =0, la forma de onda de es la siguiente: J K Clear Preset Figura Ejemplo 7. Prof: Zulay Franco 27

14 De la figura anterior podemos observar que en el primer flanco de bajada de la señal de reloj las entradas síncronas del flip-flop J-K se encuentran activadas, lo que hace que la salida conmute, pasando entonces el flip-flop a almacenar un uno lógico. En el segundo flanco de bajada las dos entradas se encuentran inactivas por tanto el flip-flop permanece con el mismo dato almacenado, pues tiene la condición de memoria en la entrada. Antes de ocurrir el tercer flanco se activa la entrada asíncrona clear, obligando al biestable almacenar un cero lógico sin tomar en cuenta la señal de reloj, luego en el tercer flanco se encuentra la entrada J activa y la entrada K desactiva, que es la condición de set, por lo tanto el biestable almacena un uno lógico. En el cuarto flanco ambas entrada J-K se encuentra activas por tanto su salida conmuta y el biestable estaría almacenando un cero lógico y en el quinto flanco se encuentra la entrada J desactiva y la entrada K activa, que es la condición de reset, pero la entrada asíncrona preset esta activada, y esta tiene prioridad sobre las entradas de excitación, entonces el biestable finalmente almacena un uno lógico Temporización de los flip-flop En las hojas de características, el fabricante especifica los siguientes parámetros temporales. Tiempo de setup (t su ). Tiempo mínimo que los niveles lógicos deben mantenerse constantes en las entradas antes de que llegue el flanco activo de la señal de reloj. Tiempo de hold (t h ). Tiempo mínimo que los niveles lógicos deben mantenerse constantes en las entradas después del flanco activo de la señal de reloj. Tiempos de propagación. Tiempo que media desde el flanco activo de la señal de reloj o de la entrada asíncrona correspondiente, hasta que se produce la salida efectiva del flip-flop. Anchura de pulsos. Se define el tiempo mínimo que la señal de reloj Clk debe permanecer en alto t wh, y, en bajo t wl. Además, para las entradas asíncronas, si las hay, se define la anchura mínima del nivel activo. Tiempos de transición (t t ). Si las transiciones de la señal Clk de un nivel a otro son lentas, el flip-flop puede dispararse erráticamente o incluso no dispararse. Los fabricantes no dan el tiempo de transición mínimo de la señal de reloj para cada circuito integrado. Se suele especificar éste como un requisito general para una familia lógica. Frecuencia máxima de reloj (f max ). Máxima frecuencia de la señal de reloj Clk (satisfaciendo t w y t t ) a la que se puede disparar el biestable de forma fiable. En la siguiente figura se muestran algunos de los parámetros temporales de un flip-flop tipo D. Se ha sombreado la zona en la que no debe variar la entrada D para respetar los parámetros t su y t h. El Prof: Zulay Franco 28

15 flanco activo de la señal de reloj es el flanco ascendente. Si no se respetan el tiempo de setup o el de hold, el biestable puede entrar en estado metaestable. En la figura 1.29 se ilustra el comportamiento temporal de un Flip-Flop. TwH TwL D Metaestabilidad TpLH TpHL Tsu Th Figura Comportamiento temporal de un flip-flop tipo D. en un biestable asíncrono R-S. Prof: Zulay Franco 29

Clk. Biestables síncrono

Clk. Biestables síncrono 13 Biestables síncrono Son aquellos biestable que disponen de una señal externa denominada señal de habilitación o señal de reloj (CLK), mientras esta entrada de reloj se encuentra activa, la salida del

Más detalles

Prof: Zulay Franco Puerto Ordaz, noviembre

Prof: Zulay Franco Puerto Ordaz, noviembre 1 Biestables 1.1 Introducción Una ventaja importante de los sistemas digitales sobre los analógicos es la capacidad de almacenar fácilmente grandes cantidades de información por periodos cortos o largos.

Más detalles

Figura Implementación de un latch a partir de un biestable asíncrono.

Figura Implementación de un latch a partir de un biestable asíncrono. 1.7. Implementaciones de biestables En muchas ocasiones no contamos con el circuito integrado del biestable necesario para una aplicación y por tal razón se hace necesario hacer implementaciones a partir

Más detalles

Prof: Zulay Franco Puerto Ordaz, Agosto

Prof: Zulay Franco Puerto Ordaz, Agosto Contadores 2.1. Introducción Los contadores son aplicaciones clásicas de los flip-flop, es un dispositivo electrónico capaz de contar, en binario, el número de pulsos que llegan a su entrada de reloj.

Más detalles

Módulo 2 n. Figura 2.1. Simbología de un contador

Módulo 2 n. Figura 2.1. Simbología de un contador Contadores 2.1. Introducción Los contadores son aplicaciones clásicas de los flip-flop, es un dispositivo electrónico capaz de contar el número de pulsos que llegan a su entrada de reloj. En muchas ocasiones

Más detalles

Circuitos Electrónicos Digitales E.T.S.I. Telecomunicación Universidad Politécnica de Madrid. Circuitos Secuenciales

Circuitos Electrónicos Digitales E.T.S.I. Telecomunicación Universidad Politécnica de Madrid. Circuitos Secuenciales Circuitos Electrónicos Digitales E.T.S.I. Telecomunicación Universidad Politécnica de Madrid Circuitos Secuenciales Circuitos secuenciales. Biestables. Registros. Contadores. Registros de desplazamiento

Más detalles

Unidad III Introducción a la lógica secuencial

Unidad III Introducción a la lógica secuencial Unidad III Introducción a la lógica secuencial Qué es un FLIP-FLOP. Es un biestable, también llamado báscula (flip-flop en inglés), es un multivibrador capaz de permanecer en un estado determinado o en

Más detalles

Lógica secuencial. Biestables

Lógica secuencial. Biestables Universidad Rey Juan Carlos Lógica secuencial. Biestables Norberto Malpica norberto.malpica@urjc.es Dpto. Tecnología Electrónica Lógica secuencial. Biestables 1 Esquema 1. Introducción a los sistemas secuenciales

Más detalles

Práctica 4: CONTADORES

Práctica 4: CONTADORES Práctica 4: CONTADOES Introducción Biestables Son circuitos que tienen dos estados estables. Cada estado puede permanecer de forma indefinida. Son circuitos con memoria Clasificación: Asíncronos: no necesitan

Más detalles

Creación de biestables tipo D y T con biestable JK

Creación de biestables tipo D y T con biestable JK Creación de biestables tipo D y T con biestable JK El biestable JK es también llamado "biestable universal" debido a que con él, se pueden implementar otros tipos de biestable, como el biestable tipo D

Más detalles

LECCIÓN Nº 06 DISEÑO DE CONTADORES SINCRONOS

LECCIÓN Nº 06 DISEÑO DE CONTADORES SINCRONOS LECCIÓN Nº 06 DISEÑO DE CONTADORES SINCRONOS 1. DISPOSITIVOS SECUENCIALES Los circuitos biestables son aquellos que poseen dos estados estables que se pueden mantener por tiempo indefinido, lo que nos

Más detalles

FLIP FLOPS PRÁCTICA 8

FLIP FLOPS PRÁCTICA 8 FLIP FLOPS PRÁCTICA 8 Objetivos 1. Presentar el funcionamiento de los circuitos secuenciales llamados flip-flops, capaces de memorizar un evento de entrada. 2. Presentar nuevos tipos de flip-flops que

Más detalles

Técnicas Digitales Biestables

Técnicas Digitales Biestables G.E.: 7 Técnicas Digitales Biestables 1) Se tiene un biestable simple y se aplica a la única entrada S la señal que se muestra a continuación. Obtenga la salida Q suponiendo que Q en el instante inicial

Más detalles

Circuitos Secuenciales Autómatas

Circuitos Secuenciales Autómatas Circuitos Secuenciales Autómatas Apunte N 8 B iestables Un biestable es un dispositivo capaz de almacenar un bit ( ó ). Principio de funcionamiento de un biestable: Utilizando realimentación entre puertas

Más detalles

CURSO: Electrónica digital UNIDAD III: CIRCUITOS SECUENCIALES - TEORÍA

CURSO: Electrónica digital UNIDAD III: CIRCUITOS SECUENCIALES - TEORÍA www.ceduvirt.com CURSO: Electrónica digital UNIDAD III: CIRCUITOS SECUENCIALES - TEORÍA INTRODUCCIÓN SISTEMA SECUENCIAL Un sistema combinatorio se identifica por: 1. La salida del sistema debe ser estrictamente

Más detalles

Circuitos Secuenciales: concepto de estado

Circuitos Secuenciales: concepto de estado 1 Lógica Secuencial Circuitos Secuenciales: concepto de estado En los sistemas secuenciales la salida Z en un determinado instante de tiempo t i depende de X en ese mismo instante de tiempo t i y en todos

Más detalles

FLIP-FLOP JK MAESTRO-ESCLAVO

FLIP-FLOP JK MAESTRO-ESCLAVO FLIP-FLOPS Introducción Uno de los elementos básicos de memoria son los llamado Flip Flops. El estado de un flip flop cambia por un cambio momentáneo en sus entradas. Este cambio se denomina disparo (trigger).

Más detalles

Tema 5 BIESTABLES 5.1. CIRCUITOS SECUENCIALES

Tema 5 BIESTABLES 5.1. CIRCUITOS SECUENCIALES Tema 5 BIESTABLES 5.1. CIRCUITOS SECUENCIALES Al igual que el Álgebra de Boole era el modelo matemático de la lógica combinacional, la Teoría de Autómatas (de número de estados finito) es el modelo matemático

Más detalles

UNIVERSIDAD NACIONAL EXPERIMENTAL POLITÉCNICA DE LA FUERZA ARMADA. NÚCLEO MÉRIDA

UNIVERSIDAD NACIONAL EXPERIMENTAL POLITÉCNICA DE LA FUERZA ARMADA. NÚCLEO MÉRIDA UNIVERSIDAD NACIONAL EXPERIMENTAL POLITÉCNICA DE LA FUERZA ARMADA. NÚCLEO MÉRIDA LABORATORIO DE SISTEMAS DIGITALES Prof.: Olga González y Mayren Rivas Noviembre 2009 Práctica 6. Diseño e implementación

Más detalles

Organización de Computadoras Apunte 5: Circuitos Lógicos Secuenciales

Organización de Computadoras Apunte 5: Circuitos Lógicos Secuenciales Organización de Computadoras 2003 Apunte 5: Circuitos Lógicos Secuenciales Introducción: En el desarrollo de los sistemas digitales es fundamental el almacenamiento de la información, esta característica

Más detalles

Introducción Tipos de FF Ejercicios. Lógica Digital. Circuitos Secuenciales. Francisco García Eijó

Introducción Tipos de FF Ejercicios. Lógica Digital. Circuitos Secuenciales. Francisco García Eijó Circuitos Secuenciales Organización del Computador I Departamento de Computación - FCEyN UBA 13 de Abril del 2010 Agenda 1 Repaso 2 ué son los circuitos secuenciales? 3 Tipos de Flip-Flops 4 Ejercicios

Más detalles

CIRCUITOS BIESTABLES CIRCUITOS SECUENCIALES

CIRCUITOS BIESTABLES CIRCUITOS SECUENCIALES CIRCUITOS BIESTABLES Centro CFP/ES CIRCUITOS SECUENCIALES Un circuito secuencial es aquel tipo de circuito en el que las salidas en un instante dado no dependen única y exclusivamente de las entradas en

Más detalles

Introducción Flip-Flops Ejercicios Resumen. Lógica Digital. Circuitos Secuenciales - Parte I. Francisco García Eijó

Introducción Flip-Flops Ejercicios Resumen. Lógica Digital. Circuitos Secuenciales - Parte I. Francisco García Eijó Lógica Digital Circuitos Secuenciales - Parte I Francisco García Eijó Organización del Computador I Departamento de Computación - FCEyN UBA 7 de Septiembre del 2010 Agenda 1 Repaso 2 Multimedia Logic 3

Más detalles

Introducción a los Circuitos Secuenciales LATCHES Y FLIP-FLOPS. Por: Carlos A. Fajardo

Introducción a los Circuitos Secuenciales LATCHES Y FLIP-FLOPS. Por: Carlos A. Fajardo Introducción a los Circuitos Secuenciales LATCHES Y FLIP-FLOPS Por: Carlos A. Fajardo cafajar@uis.edu.co Actualizado Julio de 2015 Circuitos Secuenciales Son circuitos digitales con memoria. Su salida

Más detalles

Tema 4. Introducción a los Sistemas y Circuitos Secuenciales. Tema 4: Introducción a los Sistemas y Circuitos Secuenciales

Tema 4. Introducción a los Sistemas y Circuitos Secuenciales. Tema 4: Introducción a los Sistemas y Circuitos Secuenciales Tema 4 Introducción a los istemas y ircuitos ecuenciales 1 Tema 4: Introducción a los istemas y ircuitos ecuenciales 41 istemas secuenciales síncronos y asíncronos 42 Elementos básicos de memoria: Biestables

Más detalles

Los circuitos con realimentación no son combinacionales. Constituyen un nuevo tipo, los llamados secuenciales.

Los circuitos con realimentación no son combinacionales. Constituyen un nuevo tipo, los llamados secuenciales. TEMA 6: BIESTABLES. 6.1. Elementos de memoria: biestables y tipos. Los circuitos con realimentación no son combinacionales. Constituyen un nuevo tipo, los llamados secuenciales. La característica principal

Más detalles

Latch D con Multiplexor. Recordemos el funcionamiento de un Multiplexor B 1. Control Z 0 A 1 B. Realicemos la siguiente modificación

Latch D con Multiplexor. Recordemos el funcionamiento de un Multiplexor B 1. Control Z 0 A 1 B. Realicemos la siguiente modificación Latch con Multiplexor Recordemos el funcionamiento de un Multiplexor A 0 B Control Realicemos la siguiente modificación Z Control Z 0 A B Z = Control. B + Control. A Latch Positivo Latch Negativo 0 0 Latch

Más detalles

Temario Contadores asincrónicos y sincrónicos Arquitectura Características Circuitos comerciales Diseño Máquinas de estado finito Mealy Moore Ejemplo

Temario Contadores asincrónicos y sincrónicos Arquitectura Características Circuitos comerciales Diseño Máquinas de estado finito Mealy Moore Ejemplo Temario Contadores asincrónicos y sincrónicos Arquitectura Características Circuitos comerciales Diseño Máquinas de estado finito Mealy Moore Ejemplo 1 Electrónica Digital 2 Electrónica Digital 3 Electrónica

Más detalles

Cuatro Tipos de Flip-Flop en la GAL22V10

Cuatro Tipos de Flip-Flop en la GAL22V10 Cuatro Tipos de Flip-Flop en la GAL22V10 Un método para eliminar los estados transitorios inestables en el diseño de circuitos digitales secuenciales es el uso de flip-flops disparados por flanco, esto

Más detalles

Circuitos secuenciales. básicos. Introducción. Objetivos. Contenido. Capítulo. básicos

Circuitos secuenciales. básicos. Introducción. Objetivos. Contenido. Capítulo. básicos Capítulo Circuitos secuenciales Circuitos secuenciales Introducción Con este capítulo comenzamos una andadura importante en este mundillo de los sistemas binarios ya que aprenderemos un concepto nuevo:

Más detalles

Práctica 5. Generadores de Señales de Reloj y Flip-flops

Práctica 5. Generadores de Señales de Reloj y Flip-flops 5.1 Objetivo Práctica 5 Generadores de Señales de Reloj y Flip-flops El alumno conocerá y comprobará el funcionamiento de dispositivos empleados en la lógica secuencial y dispositivos con memoria basados

Más detalles

TEMA 8. REGISTROS Y CONTADORES.

TEMA 8. REGISTROS Y CONTADORES. TEMA 8. REGISTROS Y CONTADORES. TECNOLOGÍA DE COMPUTADORES. CURSO 2007/08 8.1. Registros. Tipos de registros. Registros de desplazamiento. Los registros son circuitos secuenciales capaces de almacenar

Más detalles

Circuitos secuenciales

Circuitos secuenciales FLIP-FLOPS Circuitos secuenciales Los circuitos digitales que hasta ahora se han considerado, han sido combinacionales, esto es, las salidas en cualquier momento dependen por completo de las entradas presentes

Más detalles

Sistemas Secuenciales

Sistemas Secuenciales Electrónica Básica Sistemas Secuenciales Electrónica Digital José Ramón Sendra Sendra Dpto. de Ingeniería Electrónica y Automática ULPGC CIRCUITOS SECUENCIALES Combinacional: las salidas dependen de las

Más detalles

PRACTICA N 2 FLIP-FLOPS CIRCUITOS LOGICOS BOHORQUEZ CUELLO JOSE LEONARDO LECLETH GOMEZ RAUL EMILIO VERBEL BALLESTAS VILMA MARCELA

PRACTICA N 2 FLIP-FLOPS CIRCUITOS LOGICOS BOHORQUEZ CUELLO JOSE LEONARDO LECLETH GOMEZ RAUL EMILIO VERBEL BALLESTAS VILMA MARCELA PRACTICA N 2 FLIP-FLOPS CIRCUITOS LOGICOS BOHORQUEZ CUELLO JOSE LEONARDO LECLETH GOMEZ RAUL EMILIO VERBEL BALLESTAS VILMA MARCELA ZURISADDAI SEVERICHE M. ING. ELECTRONICA UNIVERSIDAD DE SUCRE FACULTAD

Más detalles

EIE 446 - SISTEMAS DIGITALES Tema 9: Contadores. Nombre del curso: Sistemas Digitales Nombre del docente: Héctor Vargas

EIE 446 - SISTEMAS DIGITALES Tema 9: Contadores. Nombre del curso: Sistemas Digitales Nombre del docente: Héctor Vargas EIE 446 - SISTEMAS DIGITALES Tema 9: ontadores Nombre del curso: Sistemas Digitales Nombre del docente: Héctor Vargas OBJETIVOS DE LA UNIDAD Describir la diferencia entre un contador asíncrono y uno síncrono.

Más detalles

Lógica Digital - Circuitos Secuenciales

Lógica Digital - Circuitos Secuenciales Lógica Digital - Circuitos Secuenciales Organización del Computador I Diego Fernández Slezak (gracias David y Fran!) Departamento de Computación Facultad de Ciencias Exactas y Naturales Universidad de

Más detalles

Práctica 7. Circuitos Contadores

Práctica 7. Circuitos Contadores I. Ejercicios teóricos Práctica 7. Circuitos Contadores 1. Dibujar el circuito equivalente al 7490 y sobre él, aplicar las conexiones que se indican, evaluar el circuito y obtener el cronograma de la señal

Más detalles

Unidad 3: Circuitos digitales.

Unidad 3: Circuitos digitales. A-1 Appendix A - Digital Logic Unidad 3: Circuitos digitales. Diapositivas traducidas del libro Principles of Computer Architecture Miles Murdocca and Vincent Heuring Appendix A: Digital Logic A-2 Appendix

Más detalles

CONTADORES CARACTERISTICAS IMPORTANTES UTILIDAD CONTADORES DE RIZADO. CONTADOR DE RIZADO MODULO- 16.

CONTADORES CARACTERISTICAS IMPORTANTES UTILIDAD CONTADORES DE RIZADO. CONTADOR DE RIZADO MODULO- 16. CONTADORES Son circuitos digitales lógicos secuenciales de salida binaria o cuenta binaria, caracteristica de temporizacion y de memoria, por lo cual están constituidos a base de flip-flops. CARACTERISTICAS

Más detalles

Circuitos Lógicos Secuenciales. Figura 36. Circuito lógico secuencial. Actividad de apertura. Circuitos lógicos secuenciales.

Circuitos Lógicos Secuenciales. Figura 36. Circuito lógico secuencial. Actividad de apertura. Circuitos lógicos secuenciales. Circuitos Lógicos Secuenciales UNIDAD 3 Como recordaras en la unidad pasada vimos los circuitos combinacionales, en estos las salidas solo dependen del valor de las entradas. A diferencia de los circuitos

Más detalles

IRCUITOS LOGICOS SECUENCIALES

IRCUITOS LOGICOS SECUENCIALES C IRCUITOS LOGICOS SECUENCIALES A diferencia de los circuitos combinacionales, en los circuitos secuenciales se guarda memoria de estado. Las salidas no dependen tan solo del valor de las entradas en un

Más detalles

Dado el siguiente circuito digital, encontrar la tabla característica y la tabla de operación del flip-flop correspondiente

Dado el siguiente circuito digital, encontrar la tabla característica y la tabla de operación del flip-flop correspondiente Un flip-flop "S-R Set-dominante" difiere del flip-flop S-R normal en que cuando S y R están a valor lógico 1 simultáneamente se realiza la operación de Set. Obtener la tabla de operación, la tabla característica

Más detalles

LECCIÓN Nº 05 SEÑALES DE RELOJ Y FLIP FLOP SINCRONIZADOS POR RELOJ

LECCIÓN Nº 05 SEÑALES DE RELOJ Y FLIP FLOP SINCRONIZADOS POR RELOJ LECCIÓN Nº 05 SEÑALES DE RELOJ Y FLIP FLOP SINCRONIZADOS POR RELOJ. FLIP FLOP RS SINCRONIZADOS POR RELOJ Un flip-flop S-R es un circuito multivibrador biestable conformado por un detector de transición

Más detalles

Circuitos Secuenciales: concepto de estado

Circuitos Secuenciales: concepto de estado Lógica Secuencial Circuitos Secuenciales: concepto de estado En los sistemas secuenciales la salida Z en un determinado instante de tiempo t i depende de X en ese mismo instante de tiempo t i y en todos

Más detalles

Fundamentos de los Computadores Grado en Ingeniería Informática

Fundamentos de los Computadores Grado en Ingeniería Informática 4. Introducción a los sistemas secuenciales Fundamentos de los Computadores Grado en Ingeniería Informática Introducción La capacidad de memorización es básica para el diseño de sistemas digitales complejos

Más detalles

T7-SISTEMAS SECUENCIALES

T7-SISTEMAS SECUENCIALES Circuitos ecuenciales 1 T7-ITEMA ECUENCIALE Los circuitos lógicos se clasifican en dos tipos: Combinacionales, aquellos cuyas salidas sólo dependen de las entradas actuales. ecuenciales, aquellos cuyas

Más detalles

FUNDAMENTOS DE COMPUTADORES

FUNDAMENTOS DE COMPUTADORES Departamento de Tecnología Electrónica ESCUELA TÉCNICA SUPERIOR DE INGENIERÍA INFORMÁTICA 1º Ingeniería Informática FUNDAMENTOS DE COMPUTADORES Enunciados de las Prácticas de Laboratorio PROGRAMA 2009/2010

Más detalles

Practica 1 (3.5 %) 1. Realice el diseño y montaje de un R_S discreto activo en bajo.

Practica 1 (3.5 %) 1. Realice el diseño y montaje de un R_S discreto activo en bajo. TITULO : Biestables, Monoestables y Astables 1.-Objetivos: Practica 1 (3.5 %) Estudiar y analizar el comportamiento de los biestables asíncronos y sincronos. Realizar montajes con diferentes tipo de Monoestables.:

Más detalles

dksdkñld Docentes )) Ing. Rodrigo Furlani Ing. Domingo Guarmaschelli 1 Práctico Nº 4: Lógica Secuencial Flip Flop RS NOR

dksdkñld Docentes )) Ing. Rodrigo Furlani Ing. Domingo Guarmaschelli 1 Práctico Nº 4: Lógica Secuencial Flip Flop RS NOR Práctico Nº 4: Lógica Secuencial Flip Flop RS NOR 1. Conectar el circuito de la siguiente manera: 2. Utilizar los interruptores A y B para llevar el estado de las entradas del flip flor NOR a 0 o a 1 (A=Reset

Más detalles

Tema 6. Elementos Lógicos Secuenciales

Tema 6. Elementos Lógicos Secuenciales Tema 6. Elementos Lógicos ecuenciales ircuitos asíncronos/síncronos. Latch -. Flip-flops de tipo clocked-latch. Flip-flops D, T, J-K. onversiones entre flip-flops. Estructuras de reloj síncrono: master-slave,

Más detalles

Semestre 2015-2 LABORATORIO DE DISPOSITIVOS DE ALMACENAMIENTO Y DISPOSITIVOS DE ENTRADA - SALIDA

Semestre 2015-2 LABORATORIO DE DISPOSITIVOS DE ALMACENAMIENTO Y DISPOSITIVOS DE ENTRADA - SALIDA Semestre 2015-2 LABORATORIO DE DISPOSITIVOS DE ALMACENAMIENTO Y DISPOSITIVOS DE ENTRADA - SALIDA PREVIO 3 MEMORIAS DE LECTURA ESCRITURA SEMICONDUCTORAS, RAM`s 1- Explique cuantos tipos de memoria RAM existen

Más detalles

EIE SISTEMAS DIGITALES Tema 7: Latches, Flip-Flops y Temporizadores. Nombre del curso: Sistemas Digitales Nombre del docente: Héctor Vargas

EIE SISTEMAS DIGITALES Tema 7: Latches, Flip-Flops y Temporizadores. Nombre del curso: Sistemas Digitales Nombre del docente: Héctor Vargas EIE 446 - SISTEMAS DIGITALES Tema 7: Latches, Flip-Flops y Temporizadores Nombre del curso: Sistemas Digitales Nombre del docente: Héctor Vargas OBJETIVOS DE LA UNIDAD Utilizar puertas lógicas para construir

Más detalles

Registros de desplazamiento

Registros de desplazamiento Registros de desplazamiento Definición de registro de desplazamiento básico Tipos de registro de desplazamiento Configuraciones específicas Aplicaciones más típicas VHDL Ejercicio propuestos Definición

Más detalles

Figura 1.1 Diagrama en bloque de un Circuito Lógico Secuencial

Figura 1.1 Diagrama en bloque de un Circuito Lógico Secuencial CAPITULO Circuitos Lógicos Secuenciales síncronos. Introducción Los circuitos lógicos secuenciales síncronos son aquellos circuitos donde los valores lógicos de salida dependen de las combinaciones de

Más detalles

Tema 7. SISTEMAS SECUENCIALES. Tema 7. Sistemas secuenciales por Angel Redondo I.E.S Isaac Peral Torrejon de Ardoz 1

Tema 7. SISTEMAS SECUENCIALES. Tema 7. Sistemas secuenciales por Angel Redondo I.E.S Isaac Peral Torrejon de Ardoz 1 Tema 7. SISTEMAS SECUENCIALES Tema 7. Sistemas secuenciales por Angel Redondo I.E.S Isaac Peral Torrejon de Ardoz SISTEMAS SECUENCIALES Sistemas secuenciales. Biestables Asíncronos Latch Flip-flop Contadores

Más detalles

ELECTRÓNICA DIGITAL TEMA 5

ELECTRÓNICA DIGITAL TEMA 5 ELECTÓNICA DIGITAL TEMA 5 (Parte 1) CONCEPTOS GENEALES ASÍNCONOS DEFINICIÓN Sistema capaz de memorizar el nivel lógico de las variables de entrada y convertirlo en un estado interno del propio sistema,

Más detalles

Memorias primitivas sincrónicas.

Memorias primitivas sincrónicas. Capítulo 0 Memorias primitivas sincrónicas. Se estudiarán algunos dispositivos capaces de almacenar un bit de información, desde un punto de vista lógico. Es decir, qué hace la componente; sin explicar

Más detalles

Arquitectura de Computadoras

Arquitectura de Computadoras Arquitectura de Computadoras (Cód. 5561) 1 Cuatrimestre 2016 Dra. Dana K. Urribarri DCIC - UNS Circuitos Secuenciales Dana K. Urribarri AC 2016 2 Circuitos secuenciales La respuesta de un circuito combinacional

Más detalles

Esperá que lo anoto, sino me olvido

Esperá que lo anoto, sino me olvido Jorge Aliaga Verano 23 Esperá que lo anoto, sino me olvido Además de hacer operaciones con datos, como se mostró en la práctica 5, para poder hacer cálculos es necesario tener un mecanismo que almacene

Más detalles

GUIAS ÚNICAS DE LABORATORIO REGISTRO DE SECUENCIA Y DECODIFICADOR AUTOR: ALBERTO CUERVO

GUIAS ÚNICAS DE LABORATORIO REGISTRO DE SECUENCIA Y DECODIFICADOR AUTOR: ALBERTO CUERVO GUIAS ÚNICAS E LABORATORIO REGISTRO E SECUENCIA Y ECOIFICAOR AUTOR: ALBERTO CUERVO SANTIAGO E CALI UNIVERSIA SANTIAGO E CALI EPARTAMENTO E LABORATORIOS REGISTRO E SECUENCIA Y ECOIFICAOR OBJETIVO Con mucha

Más detalles

ESTRUCTURA Y TECNOLOGÍA DE COMPUTADORES PRÁCTICAS DE LÓGICA CABLEADA

ESTRUCTURA Y TECNOLOGÍA DE COMPUTADORES PRÁCTICAS DE LÓGICA CABLEADA ESTRUCTURA Y TECNOLOGÍA DE COMPUTADORES PRÁCTICAS DE LÓGICA CABLEADA INGENIERÍA TÉCNICA EN INFORMÁTICA DE GESTIÓN - 2008 PRÁCTICAS DE ESTRUCTURA Y TECNOLOGÍA DE COMPUTADORES Página 2 INTRODUCCIÓN En el

Más detalles

Diseño VLSI. Diseño de elementos de memoria. Enric Pastor Dept. Arquitectura de Computadors UPC

Diseño VLSI. Diseño de elementos de memoria. Enric Pastor Dept. Arquitectura de Computadors UPC Diseño VLSI Diseño de elementos de memoria Enric Pastor Dept. Arquitectura de Computadors UPC Tipos de elementos de memoria Utilizados para almacenar información binaria (registros). Dependen de la sincronización

Más detalles

EL TRANSISTOR COMO CONMUTADOR INTRODUCCIÓN

EL TRANSISTOR COMO CONMUTADOR INTRODUCCIÓN INTRODUCCIÓN 1.- EL INTERRUPTOR A TRANSISTOR Los transistores utilizados como interruptores de estado sólido, a diferencia de los interruptores convencionales en donde siempre existen piezas mecánicas

Más detalles

Tema 4. Sistemas Secuenciales

Tema 4. Sistemas Secuenciales Tema 4. istemas ecuenciales Índice Conceptos básicos Biestables: concepto y tipos egistros Almacenamiento esplazamiento erie-erie / erie-paralelo Paralelo-erie / Paralelo-Paralelo Universales Contadores

Más detalles

Biestables. Luis Entrena, Celia López, Mario García, Enrique San Millán. Universidad Carlos III de Madrid

Biestables. Luis Entrena, Celia López, Mario García, Enrique San Millán. Universidad Carlos III de Madrid Biestables Luis Entrena, Celia López, Mario García, Enrique San Millán Universidad Carlos III de Madrid 1 Circuitos digitales y microprocesadores Entradas Funciones de salida Salidas Funciones de estado

Más detalles

ELECTRÓNICA DIGITAL INGENIERÍA DE TELECOMUNICACIÓN

ELECTRÓNICA DIGITAL INGENIERÍA DE TELECOMUNICACIÓN ELECTRÓNIC IGITL INGENIERÍ E TELECOMUNICCIÓN Relación de problemas nº 3. Obtener para un biestable disparado por flanco de subida el cronograma de la salida cuando las. Obtener para un biestable disparado

Más detalles

Lógica Secuencial. Circuitos Digitales, 2º de Ingeniero de Telecomunicación ETSIT ULPGC

Lógica Secuencial. Circuitos Digitales, 2º de Ingeniero de Telecomunicación ETSIT ULPGC Lógica Secuencial Circuitos Digitales, 2º de Ingeniero de Telecomunicación ETSIT ULPGC Componentes secuenciales Contienen elementos de memoria Los valores de sus salidas dependen de los valores en sus

Más detalles

Lógica Digital. Circuitos Secuenciales. Francisco García Eijó. Organización del Computador I Departamento de Computación - FCEyN UBA

Lógica Digital. Circuitos Secuenciales. Francisco García Eijó. Organización del Computador I Departamento de Computación - FCEyN UBA Lógica Digital Circuitos Secuenciales Francisco García Eijó Organización del Computador I Departamento de Computación - FCEyN UBA 5 de Abril del 2016 Agenda 1 Repaso 2 Introducción 3 Flip-Flops 4 Ejercicios

Más detalles

Controlador de Interrupciones (Versión programable) Manual de Usuario

Controlador de Interrupciones (Versión programable) Manual de Usuario Controlador de Interrupciones (Versión programable) Manual de Usuario Índice de contenido 1. Características...2 2.Descripción general...3 3.Descripción funcional...3 4.Estructura Interna...4 4.1 Bloque

Más detalles

Arquitectura de Computadoras para Ingeniería

Arquitectura de Computadoras para Ingeniería Arquitectura de Computadoras para Ingeniería (Cód. 7526) 1 Cuatrimestre 2016 Dra. Dana K. Urribarri DCIC - UNS Circuitos Secuenciales Dana K. Urribarri ACIng 2016 2 Circuitos secuenciales La respuesta

Más detalles

TEMA 5.3 SISTEMAS DIGITALES

TEMA 5.3 SISTEMAS DIGITALES TEMA 5.3 SISTEMAS DIGITALES TEMA 5 SISTEMAS DIGITALES FUNDAMENTOS DE ELECTRÓNICA 08 de enero de 2015 TEMA 5.3 SISTEMAS DIGITALES Introducción Sistemas combinacionales Sistemas secuenciales TEMA 5.3 SISTEMAS

Más detalles

4. Elementos básicos de memoria. Biestables (Básculas).

4. Elementos básicos de memoria. Biestables (Básculas). 4. Elementos básicos de memoria. Biestables (Básculas). Vamos a describir cómo se implementan los bloques de memoria que hemos presentado en el apartado anterior. Estos bloques pueden estar constituidos

Más detalles

Cuestiones. Estructura y Tecnología de Computadores (IG09) 1 er Parcial 12 de sept. de 2002

Cuestiones. Estructura y Tecnología de Computadores (IG09) 1 er Parcial 12 de sept. de 2002 Cuestiones. Circuitos combinacionales.4 (a) Qué es un multiplexor y para qué sirve? Un multiplexor es un dispositivo que posee una sola salida, 2 n entradas de datos y n entradas de control. Este dispositivo

Más detalles

LÓGICA SECUENCIAL Y COMBINATORIA

LÓGICA SECUENCIAL Y COMBINATORIA LÓGIA SEUENIAL Y OMBINATORIA SESIÓN # 12 5.1 Introducción a los sistemas secuenciales. Hasta ahora, los circuitos lógicos que se han considerado han sido combinatorios. En estos las salidas en cualquier

Más detalles

CIRCUITOS SECUENCIALES

CIRCUITOS SECUENCIALES LABORATORIO # 7 Realización: 16-06-2011 CIRCUITOS SECUENCIALES 1. OBJETIVOS Diseñar e implementar circuitos utilizando circuitos multivibradores. Comprender los circuitos el funcionamiento de los circuitos

Más detalles

Unidad 3: Circuitos digitales.

Unidad 3: Circuitos digitales. A- Appendix A - Digital Logic Unidad 3: Circuitos digitales. Diapositivas traducidas del libro Principles of Computer Architecture Miles Murdocca and Vincent Heuring Appendix A: Digital Logic 999 M. Murdocca

Más detalles

Notas de Teórico. Flip-Flops

Notas de Teórico. Flip-Flops Departamento de Arquitectura Instituto de Computación Universidad de la República Montevideo - Uruguay Flip-Flops Arquitectura de Computadoras (Versión 4.3-2016) 7 FLIP-FLOPS 7.1 Introducción En este capítulo

Más detalles

Titulación: Ingeniería Informática Asignatura: Fundamentos de Computadores

Titulación: Ingeniería Informática Asignatura: Fundamentos de Computadores Titulación: Ingeniería Informática Asignatura: Fundamentos de Computadores Bloque 3: Sistemas secuenciales Tema 7: Pablo Huerta Pellitero Luis Rincón Córcoles ÍNDICE Bibliografía Introducción Tipos de

Más detalles

Tema 3 SISTEMAS SECUENCIALES 3.1. CONCEPTOS BÁSICOS

Tema 3 SISTEMAS SECUENCIALES 3.1. CONCEPTOS BÁSICOS Tema 3 SISTEMAS SECUENCIALES 3.. CONCEPTOS BÁSICOS Al igual que el Álgebra de Boole es el modelo matemático de la lógica combinacional, la Teoría de Autómatas (de número de estados finito) es el modelo

Más detalles

INSTITUTO POLITÉCNICO NACIONAL ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRICA INGENIERIA EN COMUNICACIONES Y ELECTRÓNICA ACADEMIA DE COMPUTACIÓN

INSTITUTO POLITÉCNICO NACIONAL ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRICA INGENIERIA EN COMUNICACIONES Y ELECTRÓNICA ACADEMIA DE COMPUTACIÓN INSTITUTO POLITÉCNICO NACIONAL ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRICA UNIDAD CULHUACAN INGENIERIA EN COMUNICACIONES Y ELECTRÓNICA ACADEMIA DE COMPUTACIÓN LABORATORIO DE CIRCUITOS DIGITALES

Más detalles

DESCRIPCIÓN DE CIRCUITOS DIGITALES

DESCRIPCIÓN DE CIRCUITOS DIGITALES DESCRIPCIÓN DE CIRCUITOS DIGITALES Circuitos combinacionales Circuitos secuenciales Organización del diseño. Diseño genérico Operaciones iterativas Autores: Luis Entrena, Celia López, Mario García, Enrique

Más detalles

3. SECCIÓN DE MOTORES A PASOS

3. SECCIÓN DE MOTORES A PASOS 3. SECCIÓN DE MOTORES A PASOS En nuestros días los motores paso a paso tienen una amplia gama de aplicaciones; esto es debido a que poseen una gran precisión. Esta es la característica que fue determinante

Más detalles

TEMA III: ELEMENTOS DE MEMORIA

TEMA III: ELEMENTOS DE MEMORIA TEMA III: ELEMENTO E MEMOIA omo ya hemos comentado, la diferencia básica entre la lógica combinacional y secuencial radica en la propiedad de almacenamiento de esta última. Esta propiedad puede ser alcanzada

Más detalles

Lección 6. Circuitos Secuenciales. Ing. Luis Diego Murillo L1-Control Eléctrico 1

Lección 6. Circuitos Secuenciales. Ing. Luis Diego Murillo L1-Control Eléctrico 1 Lección 6 Circuitos Secuenciales Ing. Luis Diego Murillo L1-Control Eléctrico 1 Agenda Definiciones de lógica secuencial Modelos de circuitos secuenciales Elementos de memoria Cerrojos y Biestables S-R,

Más detalles

Lógica Digital - Circuitos Secuenciales

Lógica Digital - Circuitos Secuenciales Lógica igital - Circuitos Secuenciales Organización del Computador I Carlos A. i Pietro epartamento de Computación - FCEyN UBA 2 do Cuatrimestre de 2014 1 / 27 Menú del ía 1 Repaso 2 Clocks 3 Flip-Flops

Más detalles

Registros y latches multibit. EL-3213 Circuitos Digitales I. Registro de 8 bits (octal register) Otros registros de 8 bits. 74x175

Registros y latches multibit. EL-3213 Circuitos Digitales I. Registro de 8 bits (octal register) Otros registros de 8 bits. 74x175 Registros y latches multibit EL-3213 Circuitos Digitales I 74x175 Registros Contadores Registros de Desplazamiento 1 2 Registro de 8 bits (octal register) 74x374 Salida de 3 estados Otros registros de

Más detalles

EL-3213 Circuitos Digitales I. Registros y latches multibit

EL-3213 Circuitos Digitales I. Registros y latches multibit EL-3213 Circuitos Digitales I Registros Contadores Registros de Desplazamiento 1 Registros y latches multibit 74x175 2 Registro de 8 bits (octal register) 74x374 Salida de 3 estados 3 Otros registros de

Más detalles

INSTITUTO POLITECNICO NACIONAL CENTRO DE ESTUDIOS CIENTIFICOS Y TECNOLOGICOS N 3 ESTANISLAO RAMIREZ RUIZ PRACTICA 4- FLIP-FLOP: RS, TIPO D, Y JK

INSTITUTO POLITECNICO NACIONAL CENTRO DE ESTUDIOS CIENTIFICOS Y TECNOLOGICOS N 3 ESTANISLAO RAMIREZ RUIZ PRACTICA 4- FLIP-FLOP: RS, TIPO D, Y JK INSTITUTO POLITECNICO NACIONAL CENTRO DE ESTUDIOS CIENTIFICOS Y TECNOLOGICOS N 3 ESTANISLAO RAMIREZ RUIZ PRACTICA 4- FLIP-FLOP: RS, TIPO D, Y JK 4.1- PUENTE DE DIODOS INTRODUCCION Uno de los elementos

Más detalles

BOLETIN 7: Subsistemas secuenciales

BOLETIN 7: Subsistemas secuenciales BOLETIN 7: Subsistemas secuenciales Problemas básicos P. Realice el diagrama de estados de un C.S.S. que funcione como un contador módulo 4 ascendente/descendente en función de una entrada de control.

Más detalles

Relación de Problemas de Circuitos Secuenciales

Relación de Problemas de Circuitos Secuenciales Escuela Técnica de Ingenieros en Informática de Sistemas Sistemas Electrónicos Digitales Relación de Problemas de Circuitos Secuenciales 1.- Dado el circuito secuencial síncrono de la figura: a.- Trace

Más detalles

Prácticas de electrónica básica para el área de Tecnología en Educación Secundaria. Curso para profesores.

Prácticas de electrónica básica para el área de Tecnología en Educación Secundaria. Curso para profesores. Prácticas de electrónica básica para el área de Tecnología en Educación Secundaria. Curso para profesores. CEP de Albacete. Ponente: Jorge Muñoz Rodenas febrero de 2007 1 ELECTRONICA BASICA PARA PROFESORES

Más detalles

Laboratorio 2: Mediciones Digitales

Laboratorio 2: Mediciones Digitales Objetivos: Laboratorio 2: Mediciones Digitales Conocer y utilizar con propiedad un osciloscopio de señal mixta. Manejar los conceptos de sincronización, disparo, nivel de disparo, y base de tiempo de un

Más detalles

MATEMÁTICAS PARA LA COMPUTACIÓN CAPÍTULO 5. ÁLGEBRA BOOLEANA

MATEMÁTICAS PARA LA COMPUTACIÓN CAPÍTULO 5. ÁLGEBRA BOOLEANA MATEMÁTICAS PARA LA COMPUTACIÓN CAPÍTULO 5. ÁLGEBRA BOOLEANA MÁS APLICACIONES DEL ÁLGEBRA BOOLEANA. AUTOR: JOSÉ ALFREDO JIMÉNEZ MURILLO AVC APOYO VIRTUAL PARA EL CONOCIMIENTO MÁS APLICACIONES DEL ÁLGEBRA

Más detalles

Universidad Carlos III de Madrid Electrónica Digital Ejercicios

Universidad Carlos III de Madrid Electrónica Digital Ejercicios 1. Dado el circuito secuencial de la figura, dibuje un cronograma indicando las formas de onda que se obtendrían en Q0, Q1, Q2 y Q3. Notación: C: Entrada de reloj, activa por flanco de subida S: Entrada

Más detalles

Registros. Registro de Corrimiento Básico

Registros. Registro de Corrimiento Básico Registros. Son dispositivos digitales donde se obtiene almacenamiento temporal. Dado que la memoria y el desplazamiento de información son sus características básicas, los registros son circuitos secuenciales

Más detalles

Titulación: Ingeniería Informática Asignatura: Fundamentos de Computadores

Titulación: Ingeniería Informática Asignatura: Fundamentos de Computadores Titulación: Ingeniería Informática Asignatura: Fundamentos de Computadores Bloque 3: Sistemas secuenciales Tema 8: José Ignacio Martínez Torre Luis Rincón Córcoles ÍNDICE Bibliografía Introducción Biestables

Más detalles

TEMA 7 ANÁLISIS Y DISEÑO DE CIRCUITOS SECUENCIALES

TEMA 7 ANÁLISIS Y DISEÑO DE CIRCUITOS SECUENCIALES TEM 7 NÁLII Y IEÑO E IUITO EUENILE TEM 7:nálisis y diseño de circuitos secuenciales . INTOUIÓN En la siguiente figura se representa el diagrama de bloues de un circuito secuencial. Entradas ircuito ombinacional

Más detalles