Circuitos Electrónicos Esquemas del 1 er Parcial eptiembre 2010 José Manuel uero eboul 2º Curso Ingeniero de Telecomunicación E.. Ingenieros de evilla
TEMA 1. INTODUCCIÓN A LA ELECTÓNICA DIGITAL. CICUITO ELECTÓNICO Vh V5 V4 V3 Vl t V2 V1 Fig 1.Lógica bievaluada y multievaluada t Vcc c Vo Vcc Vo Vi b 0,2 Fig 2. Circuito en conmutación 0,65 0,85 Vi Fig 3. Función de transferencia Ei Circuito combinacional i Ei Circuito combinacional i Fig 4. Esquema de circuito combinacional Estado Fig 5. Esquema de circuito secuencial ViH(min) VoH(min) M1 Vo Vcc VoL(max) M0 VoL(max) Fig 6. Márgenes de ruido Vcc/2 Vcc Fig 7. Función de transferencia ideal Vi 2
TEMA 1. INTODUCCIÓN A LA ELECTÓNICA DIGITAL. CICUITO ELECTÓNICO Pulso real Fig 8. Formas de onda. 90% 90% Fig 9.Tiempos de subida y bajada. 10% 10% Tr Tf 50% 50% Vi Vo tphl tplh Fig 10. etrasos 50% 50% PEIODO CLK Dato Fig 11. Tiempo establecimiento y mantenimiento t Tsetup Thold 3
TEMA 2. INTEI DE CIC. DIG. COMBINACIONALE. CICUITO ELECTÓNICO a a Buffer a a Not a b a + b Or a b a +b Nor a b ab And a b ab Nand a b a + b + Xor a b a + b Xnor Fig 1. Funciones lógicas a b c d 00 01 11 10 00 1 10 11 1 Fig 2. Mapa karnaugh Ejemplo 1 10 1 1 a b c d f Fig 3. ealización Ejemplo 1 4
TEMA 2. INTEI DE CIC. DIG. COMBINACIONALE. a b c d a2 b2 00 a1 b1 01 a0 b0 11 10 CICUITO ELECTÓNICO 00 01 11 10 0 0 0 0 a b c d Fig 4. Mapa Karnaugh Ejemplo 2 g Fig 5. ealización Ejemplo 2 X=1 Xp z p s a1 b1 Y=1 q a2 b2 z a3 b3 p Fig 6. Convertidor binario-gray q Xp s t dt 3dt 2dt Fig 7. Transitorios en Circuitos Combinacionales 5
TEMA 3. CICUITO COMBINACIONALE BÁICO. I0 I1 I2 In-1... T 2 k n =... 0 1... k Fig 1. Multiplexor z i0 i1 i2 i3 CICUITO ELECTÓNICO 4:1 0 1 z Fig2. Multiplexor 4:1 I3 I2 I1 z z Fig 3. ealización multiplexor I0 f = ab + ab 0 i0 0 1 2 T(E) 1 i1 i2 f 1 0 0 i3 0 1 i0 i1 i7 i8 i1 i15 8:1 8:1 T T 8:1 z 0 0 c d a b f = abd + abc i0 i1 i2 i3 0 1 f i16 i1 i23 i24 i25 i31 8:1 8:1 T T 3 4 T Contador i0 i1 i2 i3 a b..... MUX i14 i15 Fig 4. Extensión de multiplexores Fig 5. Aplicaciones de multiplexores 6
TEMA 3. CICUITO COMBINACIONALE BÁICO. CICUITO ELECTÓNICO n.... Decodificador.... 2 n a b Decodificador 0 ab 1 ab 02 ab 3 ab Fig 6. Decodificador Fig 7. Decodificador 2:4 i0 i1 i2 i3 i4 T T T T T T 0 1............ 7 8 15 16 23 24 31 a b c Entrada a b c i0 i1 i2 E f = abc + abc i0 i1 i2 Fig 9.Demux 0 1 2 3 4 5 6 7 0 1 2 3 4 5 6 7 f Fig 8. Extensión de decodificadores Fig 10. Generación de funciones 7
TEMA 3. CICUITO COMBINACIONALE BÁICO. CICUITO ELECTÓNICO E 0 E 1 0.... Codificador.... E2 E 3 1 2 n Fig 11. Decodificador n E 4 E 5 E 6 2 E 7 E8 E9 Fig 12. Codificador binario-bcd 3 E0 E1 E2 E3 E4 E5 E6 E7 E8 E9 0 1 2 3 Fig 13. Codificador Binario-BCD con matrices de diodos.... Convertidor de código........ Decodificador.... Codificador.... n Fig 14. Convertidor de código n n 2 n Fig 15. Convertidor con codificador y decodificador n 8
TEMA 4.CICUITO AITMÉTICO-LÓGICO. CICUITO ELECTÓNICO 9
TEMA 4.CICUITO AITMÉTICO-LÓGICO. CICUITO ELECTÓNICO 10
TEMA 4.CICUITO AITMÉTICO-LÓGICO. CICUITO ELECTÓNICO 11
TEMA 4.CICUITO AITMÉTICO-LÓGICO. CICUITO ELECTÓNICO 12
TEMA 5.CICUITO ECUENCIALE. BIETABLE. CICUITO ELECTÓNICO Fig 1. Biestables con puertas NO Fig 2. Biestables con puertas NAND GB 0 GB CL Fig 3. ímbolo biestable asíncrono A B CL Fig 4. etrasos en las señales de entrada A B B 2tpd Ideal Fig 5. Cronogramas eal Pr CLK Clr Fig 6. Biestable activo por nivel 13
TEMA 5.CICUITO ECUENCIALE. BIETABLE. CICUITO ELECTÓNICO... GB GB GB E E E E E GB GB... CL CL CL CL CL Clk Fig 7. egistro de desplazamiento con problemas de propagación Pr Pr CLK CLK Clr Clr Fig 8. Biestable maestro-esclavo GB GB GB E E Clk CL CL CL Clk Fig 9. Biestable maestro-esclavo (esquemático) Fig 9a. Bistable M (símbolo) Pr CLK Vcc Clr Fig 10. Biestable activo por flanco (acoplo capacitivo) 14
TEMA 5.CICUITO ECUENCIALE. BIETABLE. CICUITO ELECTÓNICO Clk Clk Fig11. Biestable activo por flanco (almacenamiento capacitivo) Clk M N Fig 12. Biestable activo por flanco (mediante retrasos) CLK CLKant Fig 13. Cronograma biestable activo por flanco (retrasos) N D J GB T J GB J GB K CL K CL K CL Fig 14. Biestable D apartir de JK Fig 15. Biestable a partir de JK Fig 16. Biestable JK a partir de 15
TEMA 6. ÍNTEI DE CIC. ECUENCIALE ÍNCONO. CICUITO ELECTÓNICO 16
TEMA 6. ÍNTEI DE CIC. ECUENCIALE ÍNCONO. CICUITO ELECTÓNICO 17
TEMA 7. CIC. ECUENCIALE: EGITO Y CONTADOE. CICUITO ELECTÓNICO 18
TEMA 7. CIC. ECUENCIALE: EGITO Y CONTADOE. CICUITO ELECTÓNICO 19
TEMA 7. CIC. ECUENCIALE: EGITO Y CONTADOE. CICUITO ELECTÓNICO 20
TEMA 7. CIC. ECUENCIALE: EGITO Y CONTADOE. CICUITO ELECTÓNICO 21
TEMA 7. CIC. ECUENCIALE: EGITO Y CONTADOE. CICUITO ELECTÓNICO 22
TEMA 8. LÓGICA CMO ETATICA. CICUITO ELECTÓNICO 23
TEMA 8. LÓGICA CMO ETATICA. CICUITO ELECTÓNICO 24
TEMA 9. LÓGICA CMO DINAMICA. Vdd Vdd CICUITO ELECTÓNICO Vdd Vo Vo A A C1 B 1 C2 B B C C B B 2 3 φ φ Fig 1. Lógica CMO dinámica. Puerta NAND Fig 2. Cascada de puertas lógicas CMO dinámicas Vdd Vdd Vdd Vo Vo 2 A B A C1 B 1 C2 φ B C B B 2 3 φ A φ B Fig 3. Lógica dominó. Vdd Fig 4. Lógica CMO. Puerta NAND Vin Vo Fig 5. Circuito de Entrada CMO 25
TEMA 10. LÓGICA PEUDO-NMO Y PUETA DE TANMIIÓN. CICUITO ELECTÓNICO Vdd Vdd Vdd Vo Vo Vo Vi Vi1 Vi2 Vi 2 Vi 1 Fig 1. Puertas PEUDO-nMO Vdd Vdd Vdd - VG X Vi D s Vo Vi D Vo VA VB A X B Vdd X A B 1 0 0 1 1 1 0 0 Z 0 1 Z Fig 2. Transistor N como puerta de paso Fig 3. Puerta de transmision Vdd Vdd X X Vi Vo Vi Vo X X Fig 4. De la puerta triestado a la puerta de transmisión 26
TEMA 10. LÓGICA PEUDO-NMO Y PUETA DE TANMIIÓN. CICUITO ELECTÓNICO 27
TEMA 11. LÓGICA TANITO-TANITO (TTL). CICUITO ELECTÓNICO 28
TEMA 11. LÓGICA TANITO-TANITO (TTL). CICUITO ELECTÓNICO 29
TEMA 11. LÓGICA TANITO-TANITO (TTL). CICUITO ELECTÓNICO 30