Problemas del Tema 1

Documentos relacionados
Problemas del Tema 1

Circuitos Secuenciales: concepto de estado

Introducción Flip-Flops Ejercicios Resumen. Lógica Digital. Circuitos Secuenciales - Parte I. Francisco García Eijó

Práctica I.- Introducción a los Sistemas Secuenciales

TEMA 8. REGISTROS Y CONTADORES.

Lógica Secuencial. Circuitos Digitales, 2º de Ingeniero de Telecomunicación ETSIT ULPGC

Sistemas Secuenciales

Electrónica. Tema 6 Circuitos Secuenciales. Tema 1 Fundamentos de semiconductores

Registros de desplazamiento

TEMA 12 Circuitos secuenciales

EIE SISTEMAS DIGITALES Tema 8: Circuitos Secuenciales (Síntesis) Nombre del curso: Sistemas Digitales Nombre del docente: Héctor Vargas

DIE UPM. Se dispone de una etapa amplificadora conectada a una resistencia de carga R L de valor 1KΩ en paralelo con un condensador C L.

TEMA 1 INTRODUCCIÓN A LOS SISTEMAS DIGITALES

Circuitos Electrónicos Digitales E.T.S.I. Telecomunicación Universidad Politécnica de Madrid. Circuitos Secuenciales

ESTRUCTURA Y TECNOLOGÍA DE COMPUTADORES PRÁCTICAS DE LÓGICA CABLEADA

Sistemas Combinacionales y Sistemas Secuenciales

TEMA - 3 LÓGICA SECUENCIAL. REGISTROS DE DESPLAZAMIENTO Y CONTADORES. 1.- Introducción.

PRÁCTICA 4. CONTADORES

TEMA 3: Control secuencial

Tema 14: Sistemas Secuenciales

Práctica 5. Generadores de Señales de Reloj y Flip-flops

Registros y contadores

Un contador es un circuito secuencial que genera una secuencia ordenada de salidas que se repite en el tiempo. La salida coincide con el estado de

Operación de circuitos lógicos combinatorios.

Practica Nº4 Multiplexores

TEMA 7. Registros y contadores

Figura 1: Símbolo lógico de un flip-flop SR

CIRCUITOS SECUENCIALES

Universidad Central de Venezuela Facultad de Ciencias Escuela de Computación Organización y Estructura del Computador II Semestre I-2014.

Departamento de Tecnología Electrónica Universidad de Sevilla. Circuitos Electrónicos Digitales. Análisis y diseño de circuitos secuenciales

Práctica 7. Circuitos Contadores

UNIVERSIDAD NACIONAL FEDERICO VILLARREAL FACULTAD DE INGENIERÍA ELECTRÓNICA E INFORMÁTICA

CONTADORES Y REGISTROS

Apuntes de Regulación y Automatización. Prácticas y Problemas.

Problemas de Electrónica Digital Tema 5 Flip-Flops. Circuitos Secuenciales Síncronos

CIRCUITO 1: CIRCUITO RC

ESTRUCTURA Y TECNOLOGÍA A DE LOS COMPUTADORES I. TEMA 5 Introducción n a los Sistemas Digitales

ITT-327-T Microprocesadores

Tipos de sistemas digitales: Sistemas combinacionales: las variables de salida dependen en todo instante de los valores de las variables de entrada.

UNIVERSIDAD DEL CARIBE UNICARIBE. Escuela de Informática. Programa de Asignatura

GUIAS ÚNICAS DE LABORATORIO CIRCUITOS CONTADORES AUTOR: ALBERTO CUERVO SANTIAGO DE CALI UNIVERSIDAD SANTIAGO DE CALI DEPARTAMENTO DE LABORATORIOS

CO TROL I DUSTRIAL DISTRIBUIDO (66.29) Guía de Ejercicios Introductorios a la Programación de PLC

TEMA I: INTRODUCCIÓN A LOS CIRCUITOS SECUENCIALES

Síntesis de circuitos secuenciales síncronos: Máquinas de estados finitos

REPÚBLICA BOLIVARIANA DE VENEZUELA UNIVERSIDAD BICENTENARIA DE ARAGUA SECRETARIA DIRECCIÓN DE ADMISIÓN Y CONTROL DE ESTUDIOS

UD.-5. Circuitos secuenciales: análisis y diseño de registros y de contadores.

Práctica 4: CONTADORES

1.4 Biestables síncrono

Sistemas Digitales I Taller No 2: Diseño de Circuitos combinacionales usando VHDL

^6+1 2^5+1 2^2+1 2^1+1 2^ ^6+1 2^0-65.

INSTITUTO POLITÉCNICO NACIONAL ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRICA INGENIERIA EN COMUNICACIONES Y ELECTRÓNICA ACADEMIA DE COMPUTACIÓN

Temario de Electrónica Digital

Índice. Sistemas Electronicos Digitales 2 o Curso Ingeniería Técnica Industrial. Logica Modular Secuencial. Clasificación Circuitos Digitales

Módulos basados en circuitos. secuenciales. Introducción. Contenido. Objetivos. Capítulo. secuenciales

INDICE. XVII 0 Introducción 0.1. Historia de la computación

Tema 8. Circuitos secuenciales de Propósito general: REGISTROS Y CONTADORES

(1) Unidad 1. Sistemas Digitales Basados en Microprocesador SISTEMAS BASADOS EN MICROPROCESADORES. Grado en Ingeniería Informática EPS - UAM

9-Sistemas Secuenciales

sistemas secuenciales

Tema 5: Sistemas secuenciales

Diseño de una calculadora

PRÁCTICA 4 Montaje y evaluación de sistemas secuenciales.

Registros y Contadores

REGISTROS DE DESPLAZAMIENTO

CIRCUITOS SECUENCIALES. Tema 6: ANÁLISIS Y DISEÑO DE CIRCUITOS SECUENCIALES SÍNCRONOS

MONOGRAFÍA CIENTÍFICA

Flip Flops, Multivibradores y Contadores

Electrónica Digital. Actividad Dirigida. Implementación de un Cronómetro Digital

Trabajo Práctico 1. 1) Convertir los siguientes números enteros escritos en binario a: I) Octal II) Decimal III) Hexadecimal

CONTADORES CARACTERISTICAS IMPORTANTES UTILIDAD CONTADORES DE RIZADO. CONTADOR DE RIZADO MODULO- 16.

Tema 7. SISTEMAS SECUENCIALES SISTEMAS SECUENCIALES SÍNCRONOS

Estructura de Computadores Ingeniería Técnica en Informática de Sistemas. BOLETIN 4: Memoria

AUTOMATIZACIÓN INDUSTRIAL

11. ANALISIS DE MAQUINAS SECUENCIALES SINCRONICAS. Red Combinacional

GUIAS ÚNICAS DE LABORATORIO ECUACIONES DE ESTADO AUTOR: ALBERTO CUERVO SANTIAGO DE CALI UNIVERSIDAD SANTIAGO DE CALI DEPARTAMENTO DE LABORATORIOS

Latches, flipflops y registros

EIE SISTEMAS DIGITALES Tema 7: Latches, Flip-Flops y Temporizadores. Nombre del curso: Sistemas Digitales Nombre del docente: Héctor Vargas

TEMA7. SISTEMAS SECUENCIALES

DISEÑO CURRICULAR ELECTRÓNICA DIGITAL

DISEÑO DE CIRCUITOS SECUENCIALES

Circuitos secuenciales. Circuitos secuenciales. Circuitos secuenciales. Elementos de memoria: Latches

4. Síntesis de un circuito secuencial síncrono

CONTADORES. Definición. Diseño y analisis de un contador binario hacia arriba de 3 bits con flip-flops JK. Otros contadores típicos.

Electrónica Digital. Tema 3. Diseño Síncrono

Ejercicios. Arquitectura de Computadoras. José Garzía

CÓMO FUNCIONA UN PLC Control Combinacional Programación del PLC

ELO211: Sistemas Digitales. Tomás Arredondo Vidal 1er Semestre 2008

Ejercicio: Detector de secuencia (1) Ejercicio: Detector de secuencia (3) Ejercicio: Detector de secuencia (2) Circuitos Digitales EC1723

Estructura y Tecnología de Computadores (ITIG) Luis Rincón Córcoles Ángel Serrano Sánchez de León

INDICE. XIII Introducción. XV 1. Introducción a la técnica digital 1.1. Introducción

BIBLIOGRAFIA TEORIA DE CIRCUITOSY DISPOSOTIVOS BOYLESTAD ELECTRONICA DIGITAL TOKHEIM SISTEMAS DIGITALES TOCCI

FACULTAD DE INGENIERÍA Diseño de Sistemas Digitales

TÉCNICAS DIGITALES CONTADORES

RECUERDA QUE TIENES UNA HORA PARA 30 REACTIVOS Esperamos que te resulte útil.

PRINCIPIOS DE SISTEMAS DE CONTROL

Contadores. Introducción n a los Sistemas Lógicos y Digitales 2009

Máster universitario en automatización de procesos industriales

CAPITULO I INTRODUCCIÓN. Diseño Digital

Transcripción:

epartamento de Ingeniería Electrónica de Sistemas Informáticos y utomática Problemas del Tema.. Obtener las tablas de estado correspondientes a los siguientes diagramas: 0 -,0 0 0 -,0 -,0.2. Obtener los diagramas de estado correspondientes a las siguientes tablas de estado: 0,0,0,0,,,,0, 00 0 0,0,0,0,0,0,,0,0,0,,0,0,0,0,0,0 E 0,0,0,0,0,,,0,0,,0 0 0,0,0,,0,0,,0,0,0,0,0,,0,,0,0

epartamento de Ingeniería Electrónica de Sistemas Informáticos y utomática 2.3. eterminar si las siguientes máquinas de estado se corresponden con máquinas de Moore. En caso negativo, obtener la descripción de dicha máquina como una máquina de Moore. 0 0 0 0 -,

epartamento de Ingeniería Electrónica de Sistemas Informáticos y utomática 3 Problemas del Tema 2 2.. Encontrar una máquina de estados para los siguientes sistemas: Sistema de control de una escalera mecánica bidireccional. Para ello disponemos de dos sensores de presión, P y P2, como se muestra en la figura adjunta. uando se activa un sensor, la escalera empezará a andar en dirección al sensor restante y no parará hasta que se active el otro sensor. La máquina deberá mostrar el comporamiento de la dirección de los motores, así como su estado (encendido o apagado). P P2 Sistema de detección de error de un código 2-out-of-5, con un solo canal de entrada por el que recibimos los bits de la palabra secuencialmente (uno detrás de otro). La determinación de la palabra correcta o no deberá coincidir con la llegada del último (quinto) bit. Sistema encargado por la siguiente carta: Querido amigo: l poco tiempo de comprar esta vieja mansión, tuve la desagradable sorpresa de comprobar que está hechizada con dos sonidos de ultratumba: un canto picaresco y una sonrisa sardónica. Estos sonidos obedecen a ciertas leyes en función del sonido de un órgano o al olor de incienso quemado; de tal forma que en cada minuto el sonido está presente o ausente. El estado de cada sonido depende del siguiente comportamiento: El canto conservará su estado (presente o ausente) salvo si durante el minuto actual no se oye la risa y toco el órgano, en cuyo caso el canto tomará el estado opuesto. En cuanto a la risa, si no quemo incienso, se oirá o no según el canto esté presente o ausente (de modo que la risa imita al canto con un minuto de retardo). Pero si quemo incienso, la risa hará lo contrario que hacía el canto. En el caso anterior, cuál será la secuencia de hechos para que no se escuche ni el canto ni la risa, si inicialmente se escuchaban los dos?, cuánto tiempo pasará hasta que la casa se quede en silencio? Sistema de detección de fin de cadena en un equipo de telecomunicaciones. El sistema deberá detectar la cadena 0. Sistema de control de un paso a nivel con barreras. El sistema contará con dos sensores de posición, P y P2, a una distancia igual a 200 m. del paso a nivel. ómo cambiará el apartado anterior si sabemos que la longitud máxima de los trenes que utilizarán dicha via no superará los 300 m.?

epartamento de Ingeniería Electrónica de Sistemas Informáticos y utomática 4 En el departamento de logística de una fabrica de pelotas de tenis, éstas ruedan por una cinta hasta caer en una caja que está sobre una cinta transportadora. La cinta transportadora debe dar un paso cuando una caja esté llena (con un total de tres pelotas), para colocar debajo una nueva caja. Se desea diseñar el sistema de control de la cinta transporadora, sabiendo que cuando cae una pelota en la caja activa un sensor de movimiento colocado encima de la entrada a la caja, como se muestra en la siguiente figura. Las pelotas caen con el suficiente espacio temporal para que no se solapen los pulsos del sensor. Pasa una pelota Sensor S No pasa nada Sistema de control de un ascensor para un edificio de cuatro plantas, de tal forma que las salidas deben ser la acción del motor y el sentido. Para evitar peticiones simultáneas, el sistema debe incluir las siguientes prioridades en el mismo orden: Mantener en el caso que sea posible el mismo sentido (ascendente o descendente) Pasar primero por el piso más próximo al actual Sistema de detección de error de un código biquinario, con un solo canal de entrada por el que recibimos los bits de la palabra secuencialmente (uno detrás de otro). La determinación de la palabra correcta o no deberá coincidir con la llegada del último bit. Sistema codificador de números binarios naturales a código Gray. Los datos tendrán una longitud de cuatro bits, los cuales irán entrando de forma secuencial (uno detrás de otro). demás de generar los datos en el nuevo código, también deberá detectar el final de un dato y el comienzo del siguiente. Sistema generador de paridad para bits que van llegando de forma secuencial (uno detrás de otro). El sistema deberá tener un estado de inicialización para separar una generación de otra. Sistema de alarma de una planta industrial. En la planta hay elementos inflamables según las siguientes condiciones (existen sensores que nos indican cuando la presión, densidad y la exposición al sol han superado su límite): Si la presión del contenedor es igual o superior a 4 unidades, después de haber estado expuesto al sol Si la densidad del contenedor es igual o superior a 5 unidades, después de estar sometido a una presión mayor o igual a 4 unidades.

epartamento de Ingeniería Electrónica de Sistemas Informáticos y utomática 5 2.2. Minimizar las siguientes máquinas de estado. E G 0 00 0 0,0,0 E,,,0, 0,0 E,0,0,0,0,,0,0 G,0 E,,,,0,,0,,0,0 G,,,0,,0,0 E, E, E E,0 E,0,0,,0,,0,0,0,0,0,,0 G, G G,0,, G,0 H,0, H, H,0 0,,0 0,0,0,0,0,0,,0,,0,0,,,0, -,

epartamento de Ingeniería Electrónica de Sistemas Informáticos y utomática 6 Problemas del Tema 3 3.. ompletar las formas de onda para un elemento de memoria tipo (a) transparente, (b) latch sensible al nivel alto y (c) flip-flop disparado por la transición de subida. Los biestables tendrán las siguientes características temporales, según corresponda: t setup = ns. t hold = 2 ns. t w = 3 ns. clk 5 0 5 20 25 30 35 40 7 2 6 9 22 26 29 33 38 7 27 3 (ns) 3.2. Repetir el ejercicio anterior utilizando biestables tipo T. 3.3. Realizar un estudio del siguiente elemento de memoria. S Q Q R Q S R R Q S Q 3.4. Obtenga: iestables JK, T y a partir de biestables RS iestables JK y T a partir de biestables iestables JK y a partir de biestables T iestables y T a partir de biestables JK 3.5. nalizar el siguiente mapa de memoria. El análisis deberá indicar las siguientes características: nchura del bus de datos nchura del bus de direcciones

epartamento de Ingeniería Electrónica de Sistemas Informáticos y utomática 7 apacidad total del mapa de memoria Espacio de memoria destinado para los programas de inicialización Espacio de memoria destinado para datos y aplicaciones Espacio de memoria destinado para ampliaciones Tamaño de los diferentes módulos utilizados. ibujar la configuración del mapa de memoria correspondiente. 9-0 9-0 I/O 7-0 R WR S IREIONES ROM TOS R S IREIONES ROM TOS R O 3-0 O 7-4 0 9-0 0 2 2 S IREIONES RM TOS R WR 3 3.6. iseñar un mapa de memoria con las siguientes caracteristicas: us de datos de 8 bits us de direcciones de 4 bits lmacenar programas de inicialización de un tamaño máximo de 3 kp lmacenar aplicaciones y sistema operativo de un tamaño máximo de 0kp Se dispone de módulos de cualquier tipo de un tamaño igual a 2kx4. 3.7. eterminar la configuración del mapa de memoria correspondiente a la siguiente implementación.

epartamento de Ingeniería Electrónica de Sistemas Informáticos y utomática 8 9-0 9-0 I/O 7-0 R WR 0 S IREIONES ROM TOS R S O 7-4 IREIONES ROM TOS R O 3-0 2 0-0 0 2 3 S IREIONES RM TOS R WR

epartamento de Ingeniería Electrónica de Sistemas Informáticos y utomática 9 Problemas del Tema 4 4.. naliza los siguientes circuitos secuenciales. demás del análisis, también se deberá completar el cronograma adjunto suponiendo que todos los elementos son ideales (en el sentido de que todas las características temporales son nulas). x y x y z (b) (a) Q (d) Q0 Q T Q T Q T Q Q2 (c) (e) X Q Q clk (f) X J K Q J K Q J K Q (g) clk

epartamento de Ingeniería Electrónica de Sistemas Informáticos y utomática 0 ronogramas x (a) y z x (b) y (c) (d) (e) Q0 Q Q2 x (f) clk x (g) clk

epartamento de Ingeniería Electrónica de Sistemas Informáticos y utomática 4.2. nalizar los siguientes circuitos y completa los cornogramas adjuntos (en el caso de que algunas señales internas no estén inicializadas en el cornograma, tomar el valor bajo como valor inicial). 2 0 2 3 0 0 0 clk Q Q clk

epartamento de Ingeniería Electrónica de Sistemas Informáticos y utomática 2 Problemas del Tema 5 5.. iseñe los circuitos cuyas especificaciones se dan en el problema del tema 2, utilizando circuitos en modo fundamental. 5.2. iseñe los mismos circuitos de forma síncrona, utilizando biestables tipo T. 5.3. iseñe los mismos circuitos de forma síncrona, utilizando biestables tipo JK.

epartamento de Ingeniería Electrónica de Sistemas Informáticos y utomática 3 Problemas del Tema 6 6.. Indicar las especificaciones mínimas que deben tener los siguientes dispositivos programables, para poder implementar los circuitos motrados en el problema del tema 4: PLS PL GL PG (nº IO, nº L, nº entradas y flip-flops del L) 6.2. Realizar los diseños del problema 2 del tema 2 utilizando un dispositivo programable secuencial con las siguientes características: 2 entradas salida combinacional salida registrada realimentada sin conexión al exterior salida registrada realimentada con conexión al exterior.

epartamento de Ingeniería Electrónica de Sistemas Informáticos y utomática 4 Problemas del Tema 7 7.. iseñe un contador de módulo 4 con las siguientes características: Síncrono disparado por el flanco de subida arga paralela Inhabilitación de la cuenta uenta ascendente y descendente utilice puertas lógicas y biestables tipo T 7.2. iseñar un contador serie de módulo 96 utilizando: contadores de módulo 4 y 6 contadores de módulo 8 y 2 7.3. Se desea construir un reloj digital, para lo cual se dispone de circuitos secuenciales y combinacionales MSI. La señal periódica de partida se repite cada tercio de segundo.