Registros de Tres Estados con la GAL22V10

Tamaño: px
Comenzar la demostración a partir de la página:

Download "Registros de Tres Estados con la GAL22V10"

Transcripción

1 Registros de Tres Estados con la GAL22V10 Se presentan dos proyectos realizados con ABEL-HDL mediante el software de desarrollo isp LEVER starter de Lattice, ambos relacionados con salidas que pueden tomar tres estados: alto (1), bajo (0) y el tercer estado (alta impedancia). Al igual que las compuertas lógicas, se pueden empaquetar varios registros de tres estados independientes. Por ejemplo, la figura 1 muestra los diagramas de las terminales del 74LS125 y del 74LS126, cada uno de los cuales contiene cuatro registros de tres estados no inversores independientes en paquetes DIP de 14 pines. Nuestro primer proyecto consiste en emular al primero de ellos. Figura 1 Búferes cuádruples de tres estados. Para crear el buffer cuádruple de tres estados se empleó la herramienta esquemática, según ilustra la figura 2. La habilitación para cada buffer es en nivel bajo, como se observa. Figura 2 Captura esquemática para el primer proyecto.

2 La figura 3 exhibe el reporte del grabador de fusibles con fórmulas y asignación de pines. Y4 = ( A4 ); Y4.OE = (!C4 ); Y3 = ( A3 ); Y3.OE = (!C3 ); Y2 = ( A2 ); Y2.OE = (!C2 ); Y1 = ( A1 ); Y1.OE = (!C1 ); Page 3 isplever _Starter - Device Utilization Chart Sun Oct 21 20:50: ls125.bls P22V10G Chip Diagram: P22V10G \ / \ / C Vcc C Y1 C Y3 C A A A A Y Y2 GND ` ' Figura 3 Reporte del mapa de fusibles con asignación de patitas. La siguiente figura muestra los vectores de simulación propuestos. MODULE VECTAS X,Z =.x.,.z.; " no importa y alta impedancia de salida " entradas C1,A1,C2,A2,C3,A3,C4,A4 PIN; "SALIDAS Y1,Y2,Y3,Y4 PIN ISTYPE 'COM'; TEST_VECTORS ([C1,A1,C2,A2,C3,A3,C4,A4]->[Y1,Y2,Y3,Y4]) [1,1, 1,0, 0,1, 0,0] ->[Z, X, X, 0]; [0,1, 0,1, 0,1, 1,0] ->[1, 1, X, Z]; [1,0, 1,0, 1,0, 0,1] ->[X, Z, X, 1]; [0,1, 0,0, 1,X, 1,0] ->[X, 0, X, Z]; END Figura 4 Archivo VECTAS.ABV que define cuatro vectores de prueba. Z = alta impedancia.

3 La figura 5 brinda el resultado de la simulación del JEDEC grabado. Figura 5 Simulación de los cuatro vectores de prueba. El achurado implica alta impedancia. El segundo proyecto es emular el comportamiento del dispositivo octal 74LS541 de tres estados no inversor, ver figura 6. Octal significa que la parte contiene ocho buffers individuales. Este MSI tiene sus ocho entradas en un lado del integrado y sus ocho salidas en el otro lado. Ambas entradas de habilitación /E1 y /E2 deben activarse para habilitar las salidas del dispositivo de tres estados. Los símbolos rectangulares pequeños dentro de los símbolos del los búferes indican histéresis. Las entradas del 74LS541 tienen 0.4V de histéresis típicamente. Figura 6 Encapsulado de 20 pines del buffer octal 74LS541 de tres estados. A diferencia del proyecto previo, ahora no se usó la captura esquemática sino que se definió la relación de entrada-salida mediante un módulo de texto que se ofrece en la figura 7.

4 MODULE tresedosbuff TITLE 'Buffer octal de 3 estados con dos permisos' X,Z =.x.,.z.; " entradas " Salidas E1,E2,D8..D1 pin 1,2,4..11; D = [D8..D1]; E =!(E1#E2); Y8..Y1 pin , istype 'com'; Y = [Y8..Y1]; equations Y = D; Y8.oe = E; "!(E1#E2); Y7.oe = E; "!(E1#E2); Y6.oe = E; Y5.oe = E; Y4.oe =!(E1#E2); Y3.oe =!(E1#E2); Y2.oe =!(E1#E2); Y1.oe =!(E1#E2); test_vectors ([E1,E2,D] -> Y) [X, 1, X] -> Z; [1, X, X] -> X; [0, 0,23] -> 23; [0, 0,45] -> X; [0, 1, X] -> Z; [1, 0, X] -> Z; [0, 0,93] -> X; [0, 0,159] -> 159; END Figura 7 Archivo LS541.ABL para definir la ecuación de salida, el control del tercer estado y ocho vectores de prueba.

5 La figura 8 nos indica el formulado y la distribución de patitas de la GAL. Y8 = ( D8 ); Y8.OE = (!E1 &!E2 ); Y7 = ( D7 ); Y7.OE = (!E1 &!E2 ); Y6 = ( D6 ); Y6.OE = (!E1 &!E2 ); Y5 = ( D5 ); Y5.OE = (!E1 &!E2 ); Y4 = ( D4 ); Y4.OE = (!E1 &!E2 ); Y3 = ( D3 ); Y3.OE = (!E1 &!E2 ); Y2 = ( D2 ); Y2.OE = (!E1 &!E2 ); Y1 = ( D1 ); Y1.OE = (!E1 &!E2 ); isplever _Starter - Device Utilization Chart 21 20:21: Page 3 Sun Oct Buffer octal de 3 estados con dos permisos P22V10G Chip Diagram: P22V10G \ / \ / E Vcc E Y Y7 D Y6 D Y5 D D Y4 D Y3 D Y2 D Y1 D GND ` ' Figura 8 chip report para el segundo proyecto, mostrando relaciones y asignación de pines. La figura 9 ilustra la respuesta en tiempo de los ocho vectores de prueba.

6 Figura 9 Comportamiento del mapa de fusibles grabado. Achurado = Tercer estado. El diseño realizado permite la conformación de buses o ductos. Un bus es compartido por varios dispositivos y para evitar que éstos se dañen, cuando algunos de ellos no deben poner sus señales en el bus se les pone en el tercer estado, de tal modo que sólo uno de ellos puede tener sus salidas activas. Memorias y puertos son dispositivos que se usan en el diseño de microcomputadoras y tienen la característica de que sus salidas se van al tercer estado cuando no son seleccionadas.

Decodificador de Direcciones de Memoria en una GAL

Decodificador de Direcciones de Memoria en una GAL Decodificador de Direcciones de Memoria en una GAL La decodificación de memoria es una aplicación típica de los dispositivos lógicos programables, y la siguiente describe la implementación con ABEL-HDL

Más detalles

Máquinas de Estados en la GAL22V10 Usando ABEL-HDL

Máquinas de Estados en la GAL22V10 Usando ABEL-HDL Máquinas de Estados en la GAL22V10 Usando ABEL-HDL Una Máquina de estados es un dispositivo digital que atraviesa una predeterminada secuencia de estados. Las máquinas de estados se usan típicamente para

Más detalles

Multiplexor de 3 a 1 Cuádruple con una GAL

Multiplexor de 3 a 1 Cuádruple con una GAL Multiplexor de 3 a 1 Cuádruple con una GAL Se ilustra el diseño de un multiplexor de tres entradas a una sola salida. La multiplexión significa transmitir un número grande de entradas con información digital

Más detalles

Práctica 3 Captura Esquemática

Práctica 3 Captura Esquemática Práctica 3 Captura Esquemática Objetivos particulares Durante el desarrollo de esta práctica el alumno implementara físicamente los operadores lógicos And, Or, Nand, Nor y Exor de tres entradas en un solo

Más detalles

Cuatro Tipos de Flip-Flop en la GAL22V10

Cuatro Tipos de Flip-Flop en la GAL22V10 Cuatro Tipos de Flip-Flop en la GAL22V10 Un método para eliminar los estados transitorios inestables en el diseño de circuitos digitales secuenciales es el uso de flip-flops disparados por flanco, esto

Más detalles

Diseño Lógico en el Mundo Real. Tema V. ABEL (Advanced Boolean Equation Language) Lenguajes de programación de PLD

Diseño Lógico en el Mundo Real. Tema V. ABEL (Advanced Boolean Equation Language) Lenguajes de programación de PLD Circuitos Digitales I Tema V Lenguajes ABEL y PLAN PLDs (Programmable Logic Devices) Estándares de documentación Circuitos MSI Diseño Lógico en el Mundo Real! Circuitos con mucho más de 6 entradas No es

Más detalles

Tema V. Diseño Lógico en el Mundo Real

Tema V. Diseño Lógico en el Mundo Real Circuitos Digitales I Tema V Lenguajes ABEL y PLAN PLDs (Programmable Logic Devices) Estándares de documentación Circuitos MSI Luis Tarazona, UNEPO Barquisimeto EL-3213 Circuitos Digitales I - 2004 158

Más detalles

Preparación: Para el diseño secuencial será necesario que utilices una señal de reloj. Para generar este pulso de reloj, refiérete a la práctica 2.

Preparación: Para el diseño secuencial será necesario que utilices una señal de reloj. Para generar este pulso de reloj, refiérete a la práctica 2. DISEÑO DE SISTEMAS DIGITALES Tópico Práctico. No. 3 ISIS de Proteus para simulación Diseño de máquinas de estado con ABEL-HDL Dr. Juan Carlos Herrera Lozada. jlozada@ipn.mx Centro de Innovación y Desarrollo

Más detalles

Lenguaje ABEL-HDL. Departamento de Electrónica. Fundación San Valero

Lenguaje ABEL-HDL. Departamento de Electrónica. Fundación San Valero Lenguaje HDL Lenguaje ABEL-HDL Departamento de Electrónica Fundación San Valero Qué es HDL? HDL es el acrónimo de Hardware Description Language (Lenguaje de Descripción de Hardware). Son lenguajes de programación

Más detalles

Lattice isplever. Características. Gestión de proyectos

Lattice isplever. Características. Gestión de proyectos Lattice isplever Características Conjunto de herramientas para el diseño con CPLD y FPGA Versión isplever starter gratuita (licencia 6 meses) Entorno de desarrollo integrado -> incluye Gestión de proyectos

Más detalles

Práctica 4. Sistemas Digitales. Objetivos particulares

Práctica 4. Sistemas Digitales. Objetivos particulares Práctica 4 Sistemas Digitales Objetivos particulares Durante el desarrollo de esta práctica, el estudiante aplicará un método para obtener las diferentes representaciones de los sistemas digitales binarios,

Más detalles

Nota: Para los diseños, anexar los respectivos códigos y simulaciones según el caso.

Nota: Para los diseños, anexar los respectivos códigos y simulaciones según el caso. DISEÑO DE SISTEMAS DIGITALES Tópico Práctico. No. 1 isplever: ABEL HDL, Diseño Lógico Combinatorio. jlozada@ipn.mx Centro de Innovación y Desarrollo Tecnológico en Cómputo Lab. de Diseño de Sistemas Digitales

Más detalles

Lenguaje ABEL-HDL. Departamento de Electrónica. Fundación San Valero

Lenguaje ABEL-HDL. Departamento de Electrónica. Fundación San Valero Lenguaje HDL Lenguaje ABEL-HDL Departamento de Electrónica Fundación San Valero Qué es HDL? HDL es el acrónimo de Hardware Description Language (Lenguaje de Descripción de Hardware). Son lenguajes de programación

Más detalles

UNIVERSIDAD TECNICA FEDERICO SANTA MARIA DEPARTAMENTO DE ELECTRONICA ELO212 Laboratorio de Sistemas Digitales

UNIVERSIDAD TECNICA FEDERICO SANTA MARIA DEPARTAMENTO DE ELECTRONICA ELO212 Laboratorio de Sistemas Digitales Objetivo Principal: Laboratorio 4. Redes Combinacionales II Diseñar y verificar redes combinacionales más complejas, en cuanto a tamaño y número de variables, utilizando dispositivos más complejos que

Más detalles

GAL 22V10 Herramientas software

GAL 22V10 Herramientas software GAL22V10 GAL 22V10 Herramientas software Departamento de Electrónica Fundación San Valero Dispositivo GAL 22V10 DESCRIPCIÓN FUNCIONAL DEL DISPOSITIVO 1 Dispositivo GAL 22V10 DESCRIPCIÓN FUNCIONAL DEL MÓDULO

Más detalles

CIRCUITOS COMBINACIONALES CON isplever

CIRCUITOS COMBINACIONALES CON isplever CIRCUITOS COMBINACIONALES CON isplever En el siguiente tutorial se describe el procedimiento para crear un diseño digital usando esquemático con el software isplever. Se explicará como implementar la ecuación

Más detalles

Edición, Simulación y Síntesis con isplever

Edición, Simulación y Síntesis con isplever Edición, Simulación y Síntesis con isplever Tras haber instalado isplever Classic se ejecuta para comenzar a usarlo: Página 1 En esta ventana del navegador de isplever Classic se comienza creando un nuevo

Más detalles

6.2. Módulos para caminos de datos

6.2. Módulos para caminos de datos 6.2. Módulos para caminos de datos 6.2.1. Decodificadores [ Wakerly 5.4. pág. 351] 6.2.1.1.Decodificadores binarios [ Wakerly 5.4.1. pág. 352] 6.2.1.2.Decodificadores binarios en cascada [ Wakerly 5.4.5.

Más detalles

Facultad de Ingeniería Eléctrica

Facultad de Ingeniería Eléctrica Facultad de Ingeniería Eléctrica Laboratorio de Electrónica Ing. Luís García Reyes Práctica Número 10 Demultiplexores Materia: Laboratorio de Electrónica Digital I Objetivo: Comprobación del funcionamiento

Más detalles

GAL22V10. 12 entradas dedicadas. 10 pines E/S. Disponible encapsulado DIP (24 pines), PLCC (28 pines) o baja tensión (GAL22LV10).

GAL22V10. 12 entradas dedicadas. 10 pines E/S. Disponible encapsulado DIP (24 pines), PLCC (28 pines) o baja tensión (GAL22LV10). GAL22V10 12 entradas dedicadas 10 pines E/S Disponible encapsulado DIP (24 pines), PLCC (28 pines) o baja tensión (GAL22LV10). 10 OLMCs disponibles. OLMCs programables como E o S combinacional o como S

Más detalles

4.5. Procedimiento de síntesis

4.5. Procedimiento de síntesis 4.5. Procedimiento de síntesis En este apartado se resumen los pasos a seguir para completar la implementación de un sistema digital en un dispositivo programable: descripción del sistema mediante uno

Más detalles

DISEÑO DE SITEMAS DIGITALES CON PLD S

DISEÑO DE SITEMAS DIGITALES CON PLD S DISEÑO DE SITEMAS DIGITALES CON PLD S M.C. Juan Angel Garza Garza Facultad de Ingeniería Mecánica y Eléctrica de la Universidad Autónoma de Nuevo León Pedro de Alba s/n, Cd. Universitaria, San Nicolás

Más detalles

TRABAJO PRÁCTICO Nº 4. Sistemas combinacionales MSI

TRABAJO PRÁCTICO Nº 4. Sistemas combinacionales MSI Sistemas Digitales TRABAJO PRÁCTICO Nº 4 Sistemas combinacionales MSI Ejercicio Nº 1: Se desea transmitir datos de dos bits con control de paridad impar. Utilice un decodificador para diseñar un circuito

Más detalles

Facultad de Ingeniería Eléctrica

Facultad de Ingeniería Eléctrica Facultad de Ingeniería Eléctrica Laboratorio de Electrónica Ing. Luís García Reyes Materia: Laboratorio de Electrónica Digital I Práctica Número 11 Dispositivos programables Objetivo: Aplicación de un

Más detalles

MIGRACIÓN DEL HDL PARA LA SÍNTESIS LÓGICA SOBRE DISPOSITIVOS GAL

MIGRACIÓN DEL HDL PARA LA SÍNTESIS LÓGICA SOBRE DISPOSITIVOS GAL MIGRACIÓN DEL HDL PARA LA SÍNTESIS LÓGICA SOBRE DISPOSITIVOS GAL Juan C. Herrera Lozada, Agustín Cruz Contreras, Juan Carlos González Robles Centro de Innovación y Desarrollo Tecnológico en Cómputo (CIDETEC

Más detalles

INTERFACE CON MEMORIA y E/S

INTERFACE CON MEMORIA y E/S Todos los sistemas con procesadores tienen tres canales o buses: Bus de direcciones que proporcionan dirección de memoria al numero de puerto de E/S. Bus de datos que transfiere información entre el procesador

Más detalles

Tutorial introductorio al Lenguaje Abel ( Advanced Bolean Equations Language).

Tutorial introductorio al Lenguaje Abel ( Advanced Bolean Equations Language). Tutorial introductorio al Lenguaje Abel ( Advanced Bolean Equations Language). 1.Lenguaje Abel. 2.Estructura básica de un programa Abel. 3.Links y referencias 2.1 Encabezado. 2.2 Declaraciones. 2.3 Descripción

Más detalles

Armado de un microcomputador, basado en microcontrolador 8031

Armado de un microcomputador, basado en microcontrolador 8031 Armado de un microcomputador, basado en microcontrolador 8031 Objetivos. Conocer la forma en que están interconectadas la memoria, el controlador, y el CPLD, en la tarjeta de desarrollo. Entender con detalles

Más detalles

Laboratorio 02. Ambiente de Mediciones Digitales

Laboratorio 02. Ambiente de Mediciones Digitales Laboratorio 02. Ambiente de Mediciones Digitales Objetivos : - Conocer y utilizar con propiedad osciloscopio de señal mixta. - Manejar con propiedad los conceptos de sincronización, disparo, nivel de disparo,

Más detalles

ABEL Para Síntesis. Dr. Juan C. Herrera Lozada

ABEL Para Síntesis. Dr. Juan C. Herrera Lozada ABEL Para Síntesis Dr. Juan C. Herrera Lozada jlozada@ipn.mx Caso de Estudio 1: Diseño Combinacional ABEL permite la descripción de circuitos mediante tablas de verdad, ecuaciones y diagramas de estado.

Más detalles

5.1. Introducción a los sistemas digitales

5.1. Introducción a los sistemas digitales 5.. Introducción a los sistemas digitales 5... Sistemas digitales [ Wakerly.2 pág. 3] 5..2. Puertas y señales lógicas [ Wakerly.3 pág. 6] 5..3. Representación de la lógica digital [ Wakerly. pág. 9] 5..4.

Más detalles

SOLUCIÓN SISTEMÁTICA DE SISTEMAS DIGITALES SECUENCIALES MODO NIVEL

SOLUCIÓN SISTEMÁTICA DE SISTEMAS DIGITALES SECUENCIALES MODO NIVEL SOLUCIÓN SISTEMÁTICA DE SISTEMAS DIGITALES SECUENCIALES MODO NIVEL RESUMEN Juan Angel Garza Garza 1 Cesar Augusto Leal Chapa 2 Guadalupe Ignacio Cantú Garza 3 Esta ponencia propone un método sistemático

Más detalles

INSTRUMENTOS Y HERRAMIENTAS DE PROPÓSITO GENERAL

INSTRUMENTOS Y HERRAMIENTAS DE PROPÓSITO GENERAL INSTRUMENTOS Y HERRAMIENTAS DE PROPÓSITO GENERAL EL CIRCUITO INTEGRADO 555: 1. Introducción 2. Estructura interna 3. Funcionamiento del C.I 555 3 B ELECTRÓNICA 1. INTRODUCCIÓN El circuito integrado 55

Más detalles

ARQUITECTURAS ESPECIALES

ARQUITECTURAS ESPECIALES ARQUITECTURAS ESPECIALES EL - 337 Página Qué es un Multiplexor? EL - 337 Un multiplexor o MUX es un switch digital (interruptor digital) que conecta una de las entradas con su única salida. Desde el punto

Más detalles

CREAR PROYECTO EN ISE v9.2 DE XILINX

CREAR PROYECTO EN ISE v9.2 DE XILINX EL ISE DE XILINX CREAR PROYECTO EN ISE v9.2 DE XILINX El programa ISE (Integrated Software Environment) de XILINX es una herramienta que mediante la utilización de lenguaje de programación como el VHDL

Más detalles

Práctica No. 3 Decodificación de direcciones y SRAM

Práctica No. 3 Decodificación de direcciones y SRAM Práctica No. Decodificación de direcciones y SRAM Objetivo: El alumno implementará un sistema de decodificación de memoria que permita verificar los procesos de lectura y escritura que el procesador realiza

Más detalles

INDICE Programa Entrada Unidad de control Unidad aritmética y lógica (ALU)

INDICE Programa Entrada Unidad de control Unidad aritmética y lógica (ALU) INDICE Capitulo 1. Qué es un computador? 1.1. Introducción 1 1.2. El computador como dispositivo electrónico 2 1.3. Cómo se procesa la información? 3 1.4.Diagrama de bloques de un computador 1.4.1. Información

Más detalles

Sistemas digitales y electrónica digital, prácticas de laboratorio

Sistemas digitales y electrónica digital, prácticas de laboratorio Sistemas digitales y electrónica digital, prácticas de laboratorio Sistemas digitales y electrónica digital, prácticas de laboratorio Juan Ángel Garza Garza Facultad de Ingeniería Mecánica y Eléctrica

Más detalles

El diseño con PLDs señala las siguientes ventajas en relación a la lógica cableada:

El diseño con PLDs señala las siguientes ventajas en relación a la lógica cableada: Diseño Lógico Hoy Día La mayor parte de los diseños de nivel de sistema incorporan diversos dispositivos, como son las memorias RAM, ROM, controladores, procesadores, etc., que se interconectan mediante

Más detalles

Tema VI: Memorias y Dispositivos de Lógica Programable (PLDs)

Tema VI: Memorias y Dispositivos de Lógica Programable (PLDs) Tema VI: Memorias y Dispositivos de Lógica Programable (PLDs) Objetivos: 1.- Conocer la función, características básicas y tipos de memorias. 2.- Conocer la función, características principales y aplicaciones

Más detalles

Arquitecturas de PLDs. Lenguajes descriptores hardware. Diseño mediante PLDs aplicado a sistemas computadores.

Arquitecturas de PLDs. Lenguajes descriptores hardware. Diseño mediante PLDs aplicado a sistemas computadores. FICHA DE ASIG ATURAS DE I.T.I. E ELECTRÓ ICA I DUSTRIAL PARA GUÍA DOCE TE. EXPERIE CIA PILOTO DE CRÉDITOS EUROPEOS. U IVERSIDADES A DALUZAS DATOS BÁSICOS DE LA ASIG ATURA NOMBRE: Diseño de Sistemas Microcomputadores:

Más detalles

La decodificación y el mapeo de memoria es importante porque permite conectar mas de un dispositivo al microprocesador.

La decodificación y el mapeo de memoria es importante porque permite conectar mas de un dispositivo al microprocesador. MAPEO DE MEMORIA La decodificación y el mapeo de memoria es importante porque permite conectar mas de un dispositivo al microprocesador. Estos dispositivos pueden ser memorias (ROM y/o RAM), buffer s,

Más detalles

Creación de nuevos modelos en Proteus a partir de otros ya existentes

Creación de nuevos modelos en Proteus a partir de otros ya existentes Creación de nuevos modelos en Proteus a partir de otros ya existentes. Francisco Javier Alexandre. 1.- Introducción y definición. Proteus 1 integra una librería con miles de modelos de componentes electrónicos

Más detalles

8. Circuitos. Figura 1

8. Circuitos. Figura 1 8. Circuitos Tal y como se ha presentado en capítulos anteriores, las puertas lógicas no son mas que circuitos analógicos. A continuación se presentan algunos ejemplos de estos circuitos para las series

Más detalles

Práctica 5. Generadores de Señales de Reloj y Flip-flops

Práctica 5. Generadores de Señales de Reloj y Flip-flops 5.1 Objetivo Práctica 5 Generadores de Señales de Reloj y Flip-flops El alumno conocerá y comprobará el funcionamiento de dispositivos empleados en la lógica secuencial y dispositivos con memoria basados

Más detalles

PRÁCTICAS DE LAS ASIGNATURAS DE ELECTRÓNICA DIGITAL, ESTRUCTURA DE COMPUTADORES Y DISEÑO DE SISTEMAS MICROCOMPUTADORES (SÍNTESIS MEDIANTE PLD S)

PRÁCTICAS DE LAS ASIGNATURAS DE ELECTRÓNICA DIGITAL, ESTRUCTURA DE COMPUTADORES Y DISEÑO DE SISTEMAS MICROCOMPUTADORES (SÍNTESIS MEDIANTE PLD S) PRÁCTICAS DE LAS ASIGNATURAS DE ELECTRÓNICA DIGITAL, ESTRUCTURA DE COMPUTADORES Y DISEÑO DE SISTEMAS MICROCOMPUTADORES (SÍNTESIS MEDIANTE PLD S) C. Diego Moreno, F. Javier Quiles, Manuel A. Ortiz, Joaquín

Más detalles

INDICE. XVII 0 Introducción 0.1. Historia de la computación

INDICE. XVII 0 Introducción 0.1. Historia de la computación INDICE Prefacio XVII 0 Introducción 0.1. Historia de la computación 1 0.1.1. Los inicios: computadoras mecánicas 0.1.2. Primeras computadoras electrónicas 0.1.3. Las primeras cuatro generaciones de computadoras

Más detalles

ESTRUCTURA BÁSICA DEL µc AT89C51

ESTRUCTURA BÁSICA DEL µc AT89C51 Desde mediados de la década de los 80 s gran parte de los diseños basados en la automatización (electrodomésticos, sencillas aplicaciones Industriales, instrumentación medica, control numérico, etc.) utilizaban

Más detalles

PRACTICA No. 4 CONSTRUCTOR VIRTUAL

PRACTICA No. 4 CONSTRUCTOR VIRTUAL PRACTICA No. 4 CONSTRUCTOR VIRTUAL OBJETIVO. QUE EL ALUMNO APLIQUE LOS CONCEPTOS BÁSICOS DE LA ELECTRÓNICA DIGITAL COMPETENCIAS. CP1 UTILIZA SUMINISTROS Y EQUIPOS PARA LA INSTALACIÓN Y PROGRAMACIÓN DE

Más detalles

PRÁCTICA 1. DISEÑO COMBINACIONAL BÁSICO

PRÁCTICA 1. DISEÑO COMBINACIONAL BÁSICO PRÁCTICA 1. DISEÑO COMBINACIONAL BÁSICO 1. Objetivo El objetivo de esta práctica es el estudio de alguna característica real de una puerta lógica y la realización de un circuito combinacional básico. Para

Más detalles

2. DISPOSITIVOS LÓGICOS PROGRAMABLES SIMPLES

2. DISPOSITIVOS LÓGICOS PROGRAMABLES SIMPLES UNIVERSIDAD TECNOLÓGICA DE LA MIXTECA Instituto de Electrónica y Mecatrónica 2. DISPOSITIVOS LÓGICOS PROGRAMABLES SIMPLES C I R C U I T O S D I G I T A L E S R E C O N F I G U R A B L E S 1 M. C. Felipe

Más detalles

Tutoría 2. Banco de memoria de 8 y 16 bits (8086)

Tutoría 2. Banco de memoria de 8 y 16 bits (8086) Tutoría 2. Banco de memoria de 8 y 16 bits (8086) RESUMEN Cuando el procesador opera en modo mínimo, éste genera las señales de control para la memoria y los dispositivos de E/S. [1, pág. 292]. Para utilizar

Más detalles

INDICE Prefacio 1 Sistemas numéricos y códigos 2 Circuitos digitales

INDICE Prefacio 1 Sistemas numéricos y códigos 2 Circuitos digitales INDICE Prefacio xix 1 Sistemas numéricos y códigos 1.1 Sistemas numéricos posicionales 2 1.2 Número octales y hexadecimales 3 1.3 Conversiones entre sistemas numéricos posicionales 5 1.4 Suma y resta de

Más detalles

Diseño de circuitos secuenciales en OPAL

Diseño de circuitos secuenciales en OPAL Juan C. Herrera L. CIDETEC IPN, 2002 Diseño de circuitos secuenciales en OPAL Capturar un diseño secuencial en OPAL es muy sencillo y puede hacerse a partir del diagrama de estados de la máquina secuencial

Más detalles

Es un lenguaje para describir diseños de sistemas digitales en forma jerárquica. Advanced Boolean Equation Language.

Es un lenguaje para describir diseños de sistemas digitales en forma jerárquica. Advanced Boolean Equation Language. Apéndice 2 1 Uso de Abel A2.1 Introducción La minimización de funciones booleanas basada en mapas de Karnaugh se torna impracticable a medida que el número de variables aumenta; no es recomendable usar

Más detalles

PRUEBA DE ENTRADA. 1. A partir de la tabla de verdad, elabore el circuito correspondiente: (2 ptos.)

PRUEBA DE ENTRADA. 1. A partir de la tabla de verdad, elabore el circuito correspondiente: (2 ptos.) CÓDIGO : LAB. Nº: 1 HORARIO: H-441 1. A partir de la tabla de verdad, elabore el circuito correspondiente: (2 ptos.) 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 1 1 0 1 0 1 1 0 0 1 1 1 0 2. Indique la veracidad

Más detalles

Convertidores Analógico - Digital y su Interfaz con Dispositivos de Lógica Programable

Convertidores Analógico - Digital y su Interfaz con Dispositivos de Lógica Programable Convertidores Analógico - Digital y su Interfaz con Dispositivos de Lógica Programable Juan Carlos Herrera Lozada Centro de Innovación y Desarrollo Tecnológico en Cómputo (CIDETEC IPN) e-mail: jlozada@ipn.mx

Más detalles

La Unidad de Memoria y su

La Unidad de Memoria y su La Unidad Memoria y su conexión n al µp Forma en el que el µp realiza una operación escritura A15-A0 µp µp D7-D0 3 3 1 1 2 2 Chip Memoria MEM Bus Direcciones 16 16 bits bits Bus Datos Decodificación Decodificación

Más detalles

AUTOTEST. 1. Una magnitud que toma valores continuos es: (a) una magnitud digital (c) un número binario 2. El término bit significa:

AUTOTEST. 1. Una magnitud que toma valores continuos es: (a) una magnitud digital (c) un número binario 2. El término bit significa: 1. Una magnitud que toma valores continuos es: (a) una magnitud digital (c) un número binario 2. El término bit significa: (b) una magnitud analógica (d) un número natural (a) una pequeña cantidad de datos

Más detalles

INSTITUTO POLITÉCNICO NACIONAL

INSTITUTO POLITÉCNICO NACIONAL INSTITUTO POLITÉCNICO NACIONAL CECyT No. 4 LÁZARO CÁRDENAS Ciclo Escolar 2011-2012 B Práctica No. 2 COMPUERTAS LÓGICAS RESULTADO DE APRENDIZAJE: Comprobar experimentalmente la operación de las compuertas

Más detalles

Tabla de contenidos. 1 Lógica directa

Tabla de contenidos. 1 Lógica directa Tabla de contenidos 1 Lógica directa o 1.1 Puerta SI (YES) o 1.2 Puerta Y (AND) o 1.3 Puerta O (OR) o 1.4 Puerta OR-exclusiva (XOR) 2 Lógica negada o 2.1 Puerta NO (NOT) o 2.2 Puerta NO-Y (NAND) o 2.3

Más detalles

Laboratorio 07. Diseño Jerárquico de Sistemas Digitales

Laboratorio 07. Diseño Jerárquico de Sistemas Digitales Objetivo Principal: Laboratorio 07. Diseño Jerárquico de Sistemas Digitales Adquirir una forma de diseño modular estructurado que permita realizar proyectos de mayor envergadura mediante la subdivisión

Más detalles

Actividad 6. Sistemas Numéricos Conversiones entre los sistemas numéricos de notación posicional 6%

Actividad 6. Sistemas Numéricos Conversiones entre los sistemas numéricos de notación posicional 6% Actividad 6 La entrega de este documento es el día correspondiente a él examen de medio curso y antes de presentarlo. El propósito de esta actividad contar con una guía de estudios que te permitan prepárate

Más detalles

CAPÍTULO II: DISPOSITIVOS LÓGICOS PROGRAMABLES DISPOSITIVOS LÓGICOS PROGRAMABLES IEC FRANCISCO JAVIER TORRES VALLE

CAPÍTULO II: DISPOSITIVOS LÓGICOS PROGRAMABLES DISPOSITIVOS LÓGICOS PROGRAMABLES IEC FRANCISCO JAVIER TORRES VALLE II DISPOSITIVOS LÓGICOS PROGRAMABLES 9 2.1 CONCEPTOS FUNDAMENTALES muestran los circuitos básicos para la mayoría de los PLDs. La fabricación de dispositivos de lógica programable se basa en los siguientes

Más detalles

UNIVERSIDAD AUTONOMA DE NUEVO LEON FACULTAD DE INGENIERIA MECANICA V ELECTRICA DIVISION DE ESTUDIOS DE POST-GRADO

UNIVERSIDAD AUTONOMA DE NUEVO LEON FACULTAD DE INGENIERIA MECANICA V ELECTRICA DIVISION DE ESTUDIOS DE POST-GRADO 1020128455 UNIVERSIDAD AUTONOMA DE NUEVO LEON FACULTAD DE INGENIERIA MECANICA V ELECTRICA DIVISION DE ESTUDIOS DE POST-GRADO APLICACIONES DEL DISECO LOGICO PROGRAMARLE POR EN OPCION AL GRADO DE MAESTRO

Más detalles

Introducción a VHDL. Por: Carlos A. Fajardo

Introducción a VHDL. Por: Carlos A. Fajardo Introducción a VHDL Por: Carlos A. Fajardo cafajar@uis.edu.co Actualizado 11/11/2015 Lenguajes de Descripción de Hardware Netlist: conjunto de instrucciones que indican el interconexionado entre los componentes

Más detalles

Manual de prácticas del Laboratorio de Dispositivos de Almacenamiento y de Entrada/Salida

Manual de prácticas del Laboratorio de Dispositivos de Almacenamiento y de Entrada/Salida Secretaría/División: Área/Departamento: Manual de prácticas del Laboratorio de Dispositivos de Almacenamiento y de Entrada/Salida División de Ingeniería Eléctrica Departamento de Computación Memorias de

Más detalles

DISEÑO LOGICO CON DISPOSITIVOS LOGICOS PROGRAMABLES (PLD S) ING. LUIS F. LAPHAM CARDENAS PROFESOR INVESTIGADOR DIVISION DE ELECTRONICA C.E.T.I.

DISEÑO LOGICO CON DISPOSITIVOS LOGICOS PROGRAMABLES (PLD S) ING. LUIS F. LAPHAM CARDENAS PROFESOR INVESTIGADOR DIVISION DE ELECTRONICA C.E.T.I. DISEÑO LOGICO CON DISPOSITIVOS LOGICOS PROGRAMABLES (PLD S) ING. LUIS F. LAPHAM CARDENAS PROFESOR INVESTIGADOR DIVISION DE ELECTRONICA C.E.T.I. RESUMEN En este artículo intentamos mostrar el cambio dramático

Más detalles

Introducción a los sistemas electrónicos digitales

Introducción a los sistemas electrónicos digitales Introducción a los sistemas electrónicos digitales Prácticas de laboratorio Autores: Juan Angel Garza Garza, Gabriel Fernando Martínez Alonso, Guadalupe Ignacio Cantú Garza y Julián Eduardo Hernández Venegas

Más detalles

Práctica 6 Diseño Combinacional

Práctica 6 Diseño Combinacional Práctica 6 Diseño Combinacional Objetivos particulares Durante el desarrollo de esta práctica el estudiante diseñara un Sistema Combinacional utlizando como guia un metodo propuesto y lo implemetara en

Más detalles

PULSOS SELECTORES DE DISPOSITIVOS.

PULSOS SELECTORES DE DISPOSITIVOS. S. Introducción. En toda aplicación de un sistema de microcómputo se requiere generalmente de periféricos de entrada y/o salida, por lo tanto la CPU además de realizar las transferencias habituales desde

Más detalles

Asignaturas antecedentes y subsecuentes Diseño de Sistemas Digitales II

Asignaturas antecedentes y subsecuentes Diseño de Sistemas Digitales II PROGRAMA DE ESTUDIOS Diseño de Sistemas Digitales I Área a la que pertenece: Área Sustantiva Profesional Horas teóricas: 3 Horas prácticas: 2 Créditos: 8 Clave: F0157 Asignaturas antecedentes y subsecuentes

Más detalles

Netlist: conjunto de instrucciones que indican el interconexionado entre los componentes de un diseño (lista de conexiones).

Netlist: conjunto de instrucciones que indican el interconexionado entre los componentes de un diseño (lista de conexiones). Lenguajes de Descripción de Hardware Netlist: conjunto de instrucciones que indican el interconexionado entre los componentes de un diseño (lista de conexiones). HDL: Estos lenguajes permitieron solucionar

Más detalles

TUTORIAL CUPL (actualizado 11/07/2005)

TUTORIAL CUPL (actualizado 11/07/2005) Diseño de Circuitos Digitales nmunoz@udea.edu.co 1 TUTORIAL CUPL (actualizado 11/07/2005) En este documento encontrará una ayuda para el manejo del software para el diseño, simulación e implementación

Más detalles

Actividad 6 (cuenta para la aplicación del Artículo 23 del reglamento general de evaluaciones UANL)

Actividad 6 (cuenta para la aplicación del Artículo 23 del reglamento general de evaluaciones UANL) Actividad 6 (cuenta para la aplicación del Artículo 23 del reglamento general de evaluaciones UANL) El propósito de esta actividad es contar con una guía de estudios que te permitan prepararte para el

Más detalles

Inversores de Giro para Motores a Pasos en Dispositivos de Lógica Programable

Inversores de Giro para Motores a Pasos en Dispositivos de Lógica Programable Inversores de Giro para Motores a Pasos en Dispositivos de Lógica Programable Juan Carlos Herrera Lozada, Juan Carlos González Robles, Agustín Cruz Contreras Profesores del CIDETEC-IPN E l control de motores

Más detalles

Bloques estandarizados

Bloques estandarizados Bloques estandarizados Mario Medina C. mariomedina@udec.cl Más allá de las puertas lógicas Complejidad creciente de diseños hace necesario buscar nuevos niveles de abstracción por sobre las compuertas

Más detalles

Asignaturas antecedentes y subsecuentes

Asignaturas antecedentes y subsecuentes PROGRAMA DE ESTUDIOS DISEÑO DE SISTEMAS DIGITALES I Área a la que pertenece: Área de Formación Transversal Horas teóricas: 3 Horas prácticas: 2 Créditos: 8 Clave: F0142 Asignaturas antecedentes y subsecuentes

Más detalles

DATOS DE IDENTIFICACIÓN DEL CURSO

DATOS DE IDENTIFICACIÓN DEL CURSO DEPARTAMENTO: ACADEMIA A LA QUE PERTENECE: NOMBRE DE LA MATERIA: CLAVE DE LA MATERIA: CARÁCTER DEL CURSO: TIPO DE CURSO: No. DE CRÉDITOS: DATOS DE IDENTIFICACIÓN DEL CURSO Electrónica Tópicos Selectos

Más detalles

SOLUCIÓN TIPO TEST 1 Y 2 (CORRECTA 0,5 PUNTOS, ERRÓNEA, -0,25 PUNTOS) TIPO TEST 3 Y 4 (CORRECTA 1,0 PUNTO, ERRÓNEA, -0,5 PUNTOS)

SOLUCIÓN TIPO TEST 1 Y 2 (CORRECTA 0,5 PUNTOS, ERRÓNEA, -0,25 PUNTOS) TIPO TEST 3 Y 4 (CORRECTA 1,0 PUNTO, ERRÓNEA, -0,5 PUNTOS) TECNOLOGÍA DE COMPUTADORES / SISTEMAS DIGITALES EXAMEN FINAL. 16 JUNIO 2003 SOLUCIÓN TIPO TEST 1 Y 2 (CORRECTA 0,5 PUNTOS, ERRÓNEA, -0,25 PUNTOS) TIPO TEST 3 Y 4 (CORRECTA 1,0 PUNTO, ERRÓNEA, -0,5 PUNTOS)

Más detalles

TRABAJO 1: CONSTRUCCIÓN Y SIMULACIÓN DE CIRCUITOS COMBINACIONALES SENCILLOS CON CIRCUITOS INTEGRADOS ESTANDAR

TRABAJO 1: CONSTRUCCIÓN Y SIMULACIÓN DE CIRCUITOS COMBINACIONALES SENCILLOS CON CIRCUITOS INTEGRADOS ESTANDAR TRABAJO 1: CONSTRUCCIÓN Y SIMULACIÓN DE CIRCUITOS COMBINACIONALES SENCILLOS CON CIRCUITOS INTEGRADOS ESTANDAR 1. OBJETIVOS - Conocer e interpretar las hojas de características del fabricante, de los elementos

Más detalles

ENTORNO DE TRABAJO DE PRÁCTICAS CON CPLDS

ENTORNO DE TRABAJO DE PRÁCTICAS CON CPLDS ENTORNO DE TRABAJO DE PRÁCTICAS CON CPLDS Francisco Javier Quiles Latorre 1, Carlos Diego Moreno Moreno 1, Manuel Agustín Ortiz López 1, José Ignacio Benavides Benítez 1, Miguel Ángel Montijano Vizcaino

Más detalles

TARJETA DE ADQUISICIÓN DE DATOS Y CONTROL

TARJETA DE ADQUISICIÓN DE DATOS Y CONTROL UNIDAD VII TARJETA DE ADQUISICIÓN DE DATOS Y CONTROL Las computadoras personales tienen ranuras de expansión para conectar las tarjetas controladoras de periféricos (ver figura 7.1). Es en esta ranura

Más detalles

Los rangos de salidas esperados varían normalmente entre 0 y 0.4V para una salida baja y de 2.4 a 5V para una salida alta.

Los rangos de salidas esperados varían normalmente entre 0 y 0.4V para una salida baja y de 2.4 a 5V para una salida alta. FAMILIAS LOGICAS DE CIRCUITOS INTEGRADOS Una familia lógica es el conjunto de circuitos integrados (CI s) los cuales pueden ser interconectados entre si sin ningún tipo de Interface o aditamento, es decir,

Más detalles

Sistemas Digitales. Circuitos Codificadores

Sistemas Digitales. Circuitos Codificadores Sistemas Digitales Circuitos Codificadores Se definen como tal, a circuitos combinacionales que tienen 2 n entradas y n salidas, aunque en algunos casos prácticos, suelen tener menos entradas. A cada una

Más detalles

Sumador con Acarreo Rapido en una GAL22v10

Sumador con Acarreo Rapido en una GAL22v10 Sumador con Acarreo Rapdo en una ALv0 Descrbmos ahora un proyecto para efectuar la suma de dos números bnaros, sn sgno, de cuatro bts cada uno que usan la generacón del acarreo antcpado en cada una de

Más detalles

ANALISIS Y DISEÑO DE CIRCUITOS ARITMÉTICOS

ANALISIS Y DISEÑO DE CIRCUITOS ARITMÉTICOS ANALISIS Y DISEÑO DE CIRCUITOS ARITMÉTICOS Suma y resta binaria Diseño de un sumador Análisis del sumador Análisis de un sumador/restador Suma y resta en BCD Suma y resta en BCD exceso de tres Análisis

Más detalles

Actividad 6 (cuenta para la aplicación del Artículo 23 del reglamento general de evaluaciones UANL)

Actividad 6 (cuenta para la aplicación del Artículo 23 del reglamento general de evaluaciones UANL) Actividad 6 (cuenta para la aplicación del Artículo 23 del reglamento general de evaluaciones UANL) El propósito de esta actividad es contar con una guía de estudios que te permitan prepararte para el

Más detalles

Pr. Dr. Xavier Bonnaire

Pr. Dr. Xavier Bonnaire Pr. Dr. Xavier Bonnaire Slide María Departamento de Informática Temario Introducción Sistemas Combinacionales (SC) Implementaciones de SC mediante PLA Sistemas Secuenciales Slide 2 María Departamento de

Más detalles

Instituto Tecnológico de Tuxtla Gutiérrez PRACTICAS DE GAL S. Software WinCupl 5.0

Instituto Tecnológico de Tuxtla Gutiérrez PRACTICAS DE GAL S. Software WinCupl 5.0 PRACTICAS DE GAL S Software WinCupl 5.0 10 PRACTICAS DE GAL S (22V10) 1.- Compuerta and de dos entradas. 2.- Una compuerta or y una compuerta and de dos entradas. 3.- Decodificador de binario a decimal.

Más detalles

CIRCUITOS LOGICOS DE TRES ESTADOS.

CIRCUITOS LOGICOS DE TRES ESTADOS. Página 1 CIRCUITOS LOGICOS DE TRES ESTADOS. Las señales lógicas se componen de dos estados normales, Alto y Bajo (1 o 0). Sin embargo, algunas salidas tienen un tercer estado eléctrico que no es un estado

Más detalles

Actividad 6 (cuenta para la aplicación del Artículo 23 del reglamento general de evaluaciones UANL)

Actividad 6 (cuenta para la aplicación del Artículo 23 del reglamento general de evaluaciones UANL) Actividad 6 (cuenta para la aplicación del Artículo 23 del reglamento general de evaluaciones UANL) El propósito de esta actividad es contar con una guía de estudios que te permitan prepararte para el

Más detalles

Arquitecaura de Computadoras Tema 1 - Introducción a la Arquitectura de Computadoras

Arquitecaura de Computadoras Tema 1 - Introducción a la Arquitectura de Computadoras 1121025 Arquitecaura de Computadoras - Introducción a la Arquitectura de Computadoras Eduardo Rodríguez Martínez Departamento de Electrónica División de Ciencias Básicas e Ingeniería Universidad Autónoma

Más detalles

CYNTHIA PATRICIA GUERRERO SAUCEDO

CYNTHIA PATRICIA GUERRERO SAUCEDO Manual de prácticas Prueba Circuitos Electrónicos Digitales Para Sistemas de Control Tabla de contenido Practica #1 Las Compuertas Lógicas...3 Practica #2 Circuitos Lógicos Combinacionales...6 Practica

Más detalles

ESTRUCTURA FÍSICA DEL µp 8086

ESTRUCTURA FÍSICA DEL µp 8086 Características generales: Procesador de 16 bits Bus de direcciones de 20 bits : 1 Mbyte Bus de datos interno de 16 bits Bus de datos externo de 16 bits en el 8086 8 bits en el 8088 89 instrucciones Alimentación

Más detalles

Dra. Adriana del Carmen Téllez Anguiano DISPOSITIVOS LÓGICOS PROGRAMABLES (PLD)

Dra. Adriana del Carmen Téllez Anguiano DISPOSITIVOS LÓGICOS PROGRAMABLES (PLD) DISPOSITIVOS LÓGICOS PROGRAMABLES (PLD) PLD Dispositivo lógico programable: Circuito prefabricado que incluyen dos capas de interconexión flexibles. Equivalen a miles de compuertas lógicas. Expresiones

Más detalles

MICROPROCESADORES I ELECTRONICA DIGITAL III INTERFASE PROGRAMABLE A PERIFERICOS PPI 8255

MICROPROCESADORES I ELECTRONICA DIGITAL III INTERFASE PROGRAMABLE A PERIFERICOS PPI 8255 MICROPROCESADORES I ELECTRONICA DIGITAL III INTERFASE PROGRAMABLE A PERIFERICOS PPI 8255 INTRODUCCIÓN Este integrado de la firma INTEL, conocido como PPI 8255 (Programmable Peripherical Interfase) realizado

Más detalles

INDICE Reconocimientos Prefacio Introducción 1. Inicio del trabajo con OrCAD 2. Configuración del programa

INDICE Reconocimientos Prefacio Introducción 1. Inicio del trabajo con OrCAD 2. Configuración del programa INDICE Reconocimientos Prefacio Introducción 1 1. Inicio del trabajo con OrCAD 1.1. Corrida del disco de demostración 5 1.2. Instalación del programa en el disco duro del CPU 6 2. Configuración del programa

Más detalles